【精品论文】超动态电压调整 SRAM 设计.doc
《【精品论文】超动态电压调整 SRAM 设计.doc》由会员分享,可在线阅读,更多相关《【精品论文】超动态电压调整 SRAM 设计.doc(10页珍藏版)》请在三一办公上搜索。
1、精品论文超动态电压调整 SRAM 设计赵慧,耿莉(西安交通大学电子与信息工程学院,西安 710049)5摘要:本文设计了一种 8 管 SRAM 单元和相应的读写辅助电路,解决了传统 6 管 SRAM 单元 低压工作存在的读写稳定性问题,实现了具有超动态电压调整(U-DVS)能力的 SRAM 的设计,其工作电压范围可从亚阈值区变化到标称电压,达到 SRAM 低功耗和高性能的平衡。 通过自适应衬底偏置电路和读缓冲器的设计,增强了 SRAM 单元低压下的读稳定性和鲁棒10性。设计了可复用的读写辅助电路,同时提高 SRAM 的低压写能力和读速度。采用标准0.18-m CMOS 工艺进行了流片验证。测试
2、结果表明 SRAM 工作电压范围达到 0.2V-1.8V,相应的工作频率为 184 kHz-208 MHz,从 1.8V 到 0.2V 的工作电压范围内,SRAM 总功耗降 低了 4 个数量级,工作电压 0.2V 时的读写功耗仅为 30nW。关键词:集成电路设计;SRAM;超动态电压调整;亚阈值设计;静态噪声容限;低功耗15中图分类号:TN432An Ultra-Dynamic Voltage Scalable (U-DVS) SRAM DesignZhao Hui, Geng Li(School of Electronics and Information Engineering, Xian
3、 Jiaotong University, Xian 710049)20Abstract: This paper presents a novel 8T SRAM bit-cell and assisted circuit to solve the low-voltage functional problem of 6T SRAM, achieving the capability of ultra-dynamic voltage scalable (U-DVS) operation. For low voltage operation, the configurable body bias
4、schemeenlarges the static noise margin (SNM) and bit-cell robustness. By multiplexing write and read peripheral assist circuits, SRAM write ability and read speed are both improved. The test-chip is25fabricated with a standard 0.18-m CMOS process. The measurement results demonstrate that the propose
5、d SRAM can operate from 1.8V at 208 MHz down to 0.2V at 184 kHz and the total power dissipation scales down by four orders of magnitude. The access power at 0.2V supply voltage is30nW.Key words: IC design; SRAM; ultra-dynamic voltage scaling; low-voltage design; static noise30margin (SNM);low power0
6、引言静态随机存储器(Static Radom Access Memory,SRAM)在微处理器中占据了越来越大 的面积,SRAM 的功耗在很大程度上决定了微处理器的功耗1。因此,低功耗 SRAM 设计35成为集成电路的重要研究课题。动态电压调整(Dynamic Voltage Scaling,DVS)是一种有效的低功耗技术2,它根据 系统性能的实时需求,动态地调整电路的工作电压和频率,实现系统的低压低功耗和高压高 性能。对于 DVS 系统,要求其中的 SRAM 也能在宽的电压范围内工作。研究表明,SRAM 的最低能耗点处于 MOS 器件的亚阈值区3,因此,适用于 DVS 系统的 SRAM 的设
7、计需将40SRAM 的工作电压降低到亚阈值区,即超动态电压调整 SRAM(U-DVS SRAM)的设计, 以实现最低能耗。 传统的基于 6 管的 SRAM 在低压下工作时存在稳定性降低和写能力下降等诸多问题,基金项目:高等学校博士学科点专项科研基金资助项目(20110201110004);国家自然科学基金项目(61271089)作者简介:赵慧(1989-),女,硕士研究生,主要研究方向:低功耗 SRAM 设计通信联系人:耿莉,教授,主要研究方向:数模/射频混合集成电路设计. E-mail: gengli- 10 -需要设计新型存储单元结构和相应的辅助电路来实现低压工作的 SRAM。而且,低压下
8、器件失配对电路的性能影响更为严重。由于器件在亚阈值区和阈值之上的工作特性差异极大,45如何在宽电压范围内优化 U-DVS SRAM 的性能成为设计关键。关于工作电压在阈值之上的 SRAM 设计,已有很多文献报导45,然而,亚阈值 SRAM 设计仍待进一步研究。8 管和 10 管亚阈值 SRAM 单元被相继提出67,尽管这些设计实现了低功耗,但是,一些专为 SRAM 低压工作设计的辅助电路使 SRAM 在高电压下工作时的性能受到影响,使得针对低压设计 的 SRAM 在高电压工作时受到影响,不利于 SRAM 工作电压的拓宽。只有极少文献报道了50U-DVS SRAM 设计,一种工作电压范围达到 0
9、.25V-1.2V 的 DVS SRAM 在 2009 年被提出8, 但是,其写辅助电路设计较为复杂;另一设计采用栅宽可调的 PMOS 来实现 SRAM 的宽电 压范围工作9,但是,单元面积过大,集成度不高。基于以上研究,本文设计了一种 8 管 SRAM 存储单元和相应的读写辅助电路,采用标 准 0.18-m CMOS 工艺流片验证,测试结果表明,设计的 SRAM 具有超动态电压范围稳定55工作能力,并达到了低压低功耗,高压高性能的要求。18 管 U-DVS SRAM 设计本文在文献6的8管亚阈值SRAM单元的基础上,设计了衬底偏置型8管U-DVS SRAM 单元,如图1所示。8管单元在6管单
10、元中增加了两个NMOS管(MN5和MN6)构成了读缓冲 器(Read- Buffer),并将读、写端口分开,使得读、写操作可分别优化。写操作通过写字60线WWL和写位线BL、BLB进行,工作过程与6管单元的写过程相同。读操作通过读字线RWL 和单端读位线RBL进行。RBL在写周期末预充电到高电平,在读操作期间根据存储节点QB 的值有条件地通过读缓冲器放电,再用灵敏放大器检测RBL上的电压变化,将数据读出。由 于读缓冲器将存储节点与位线RBL上的电流通路隔开,使得位线电压在读操作时不会干扰存 储节点,从而使得读操作的噪声容限近似等于维持数据的噪声容限,提高了SRAM存储单元65低压工作的稳定性。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 精品论文 【精品论文】超动态电压调整 SRAM 设计 精品 论文 动态 电压 调整

链接地址:https://www.31ppt.com/p-5218877.html