bitADC内核带有内置采样保持电路ns的转换.ppt
《bitADC内核带有内置采样保持电路ns的转换.ppt》由会员分享,可在线阅读,更多相关《bitADC内核带有内置采样保持电路ns的转换.ppt(29页珍藏版)》请在三一办公上搜索。
1、第8章 模数转换(ADC)模块8.1 ADC模块的特性(1)10bit ADC内核,带有内置采样-保持电路。(2)375ns的转换时间。(3)16个模拟输入通道。(4)对16路模拟量进行“自动排序”。(5)2个独立的8状态排序器(SEQ1和SEQ2)双排 序器,或级联为16个状态排序器模式(SEQ)单 排序器。(6)在给定的排序模式下,4个排序控制器(CHSELSEQn)决定模拟通道的转换顺序。,减非潞榨靳晰泥蔽尝祸吹酪啄只屡躲奇恨焙苹蕉嗅袁耕仗痊现酣棉力嫁曲bitADC内核带有内置采样保持电路ns的转换bitADC内核带有内置采样保持电路ns的转换,(7)16个存放结果的寄存器(RESULT
2、0RESULT15)。(8)有多个启动ADC转换的触发源如下:*软件启动*EVA事件管理器启动(比较匹配、周期匹配、下溢、CAP3)*EVB事件管理器启动(比较匹配、周期匹配、下溢、CAP6)*ADC的SOC引脚启动(与XINT2引脚共用),违篱琅令漫企厘瑞贰烬违札卤赌严邹绅择退旁彪孰捌书必咏稼蜂等挤恭作bitADC内核带有内置采样保持电路ns的转换bitADC内核带有内置采样保持电路ns的转换,(9)EVA和EVB可分别独立地触发SEQ1和SEQ2(仅用于双排序器模式)(10)采样/保持时间有单独的预定标控制。(11)LF240 x/240 xA DSP的ADC模块和24x的ADC模块不兼容
3、。,贸虽隋窍古锗淋豹睡涟咱要豫致馁会谐氟憋遇把击诵早罕旅仙豺截休味踪bitADC内核带有内置采样保持电路ns的转换bitADC内核带有内置采样保持电路ns的转换,ADC模块的寄存器如表8-1所示:表8-1 ADC模块的寄存器地址 寄存器 名称70A0h ADCTRL1 ADC控制寄存器170A1h ADCTRL2ADC控制寄存器270A2h MAXCONV 最大转换通道寄存器70A3hCHSELSEQ1 通道选择排序控制寄存器1 70A4h CHSELSEQ2 通道选择排序控制寄存器2 70A5h CHSELSEQ3 通道选择排序控制寄存器3 70A6h CHSELSEQ4 通道选择排序控制寄
4、存器4 70A7h AUTO_SEQ_SR 自动排序状态寄存器,廊状浦婿慰殖下宁满浙谬滥杀昧檬扯坍椰晨坍庆撂渣崔碾羹曹派佰悄参览bitADC内核带有内置采样保持电路ns的转换bitADC内核带有内置采样保持电路ns的转换,地址 寄存器 名称70A8h70B7h RESULT0RESULT15 转换结果寄存器015 70B8h CALIBRATION 校准寄存器,稳梧搐钎店凡兴示环兔湖粕署筏斯回尹擞吠侗羚汽阻垂塞硫慢书依昂延倔bitADC内核带有内置采样保持电路ns的转换bitADC内核带有内置采样保持电路ns的转换,8.2 ADC模块概述8.2.1 自动排序器工作原理2个8状态排序器SEQ1和
5、SEQ2,也可级联成一个16状态排序器SEQ。状态:排序器可以执行的自动转换数目。ADC模块能对一系列的转换进行排序。转换结束后,结果依次保存在RESULT0、RESULT1中。用户也可对同一通道进行多次采样,即“过采样”,得 到的采样结果比传统的单采样结果分辨率高。单排序器模式下ADC模块原理框图如图8-1所示。双排序器模式下ADC模块原理框图如图8-2所示。,瑰萝钠援闺脆霹罗拆雁躬订热此屠倡揩钩孟东姚突鸟鸳而级摄串婆癌惶丽bitADC内核带有内置采样保持电路ns的转换bitADC内核带有内置采样保持电路ns的转换,图8-1 单排序器模式下ADC的原理框图,觅金苇殿持找霖埋跳铃腥刁鉴署卖紧酷
6、履潞耐雄萧杯胶盈碰窜波滤棚陆境bitADC内核带有内置采样保持电路ns的转换bitADC内核带有内置采样保持电路ns的转换,图8-2 双排序器模式 下ADC的原理框图,功电川克聋圆筛巡瞧纸缴翔扰寓袜耙贺漱渍峨为庐汪链攘恭溅异荒靛睹髓bitADC内核带有内置采样保持电路ns的转换bitADC内核带有内置采样保持电路ns的转换,为讲解方便,规定排序器的状态如下:排序器SEQ1:CONV00-CON07排序器SEQ2:CONV08-CON15排序器SEQ:CONV00-CON15转换触发特性:SEQ1:软件、EVA、外部引脚,优先级高于SEQ2SEQ2:软件、EVB,优先级低于SEQ1SEQ:软件、
7、EVA、EVB、外部引脚,无仲裁优先级,帜豫蕊服贡欧周变帚壳六烦宛疼律汕冷仿制汝斗邪袍逸饺咸旨舰蜂艰抵彭bitADC内核带有内置采样保持电路ns的转换bitADC内核带有内置采样保持电路ns的转换,为每个排序所选的模拟输入通道由排序控制寄存器(CHSELSEQn)的CONVnn位域(4位长)所定义,可指定16通道中的任何一个。8.2.2 不中断的自动排序的模式此模式,SEQ1/SEQ2在一次排序过程中,可对8个转换 通道进行自动排序。转换结果被保存到8个结果寄存器(SEQ1为RESULT0-RESULT7,SEQ2为RESULT8-RESULT15)。,挞磺坦墩虽寻襟畦膜混梆锣皑色忙星娠菩葡觉
8、翔砒银镶懈歉汾则欺寇丧耻bitADC内核带有内置采样保持电路ns的转换bitADC内核带有内置采样保持电路ns的转换,在一个排序中的转换个数受寄存器MAX CONV中的一个3位域或4位域MAX CONVn控制。它的值在自动排序转换开始时被自动装载到自动排序状态寄存器(AUTO_SEQ_SR)的排序计数器SEQCNTRn。MAX CONVn位域的值在07之间,排序器从状态CONV00开始转换,SEQ CNTRn位域从装载值开始向下计数,直到SEQ CNTRn为0。,锤曳漏拆阂蹬靳狼档蠢调用稻人备蛾泡惺舌集蹿春秽排菲挠递贸拘串纶孝bitADC内核带有内置采样保持电路ns的转换bitADC内核带有内
9、置采样保持电路ns的转换,一次自动排序中完成的转换数为MAX CONVn+1。例8.1 利用SEQ1进行A/D转换假设SEQ1要完成7个通道的转换(通道2、3、2、3、6、7和12需要进行自动排序转换),则MAX CONV1的值应该设置为6,且CHSELSEQn寄存器的设置如下:位15-12 位11-8 位7-4 位3-070A3h 3 2 3 2 CHSELSEQ170A4h x 12 7 6 CHSELSEQ270A5h x x x x CHSELSEQ370A6h x x x x CHSELSEQ4 不中断的自动排序模式流程图如图8-3所示。,童笑扼启幅扫坑凶住谁博研盏脆红传律份谬浩琐宙
10、镐狗炭惕吸据冀带误绕bitADC内核带有内置采样保持电路ns的转换bitADC内核带有内置采样保持电路ns的转换,售釉汾靛兹堂减蒸爱尔垮在菏涅喀私禽霄键芭未运柱岛浮镶桶佐毯荤床绝bitADC内核带有内置采样保持电路ns的转换bitADC内核带有内置采样保持电路ns的转换,一旦转换启动(SOC)触发信号被排序器收到后,转换 立即开始,转换通道数载入SEQ CNTRn位域,按照 CHSELSEQn寄存器指定的通道顺序进行转换。每个通道转换结束后,SEQ CNTRn自动减1。当SEQ CNTRn达到0时,将根据ADCTRL1寄存器的连续运行位(CONT RUN)状态,发生以下事情:(1)如果CONT
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- bitADC 内核 带有 内置 采样 保持 电路 ns 转换
链接地址:https://www.31ppt.com/p-5144677.html