数字电路与数字逻辑第十章1.ppt
《数字电路与数字逻辑第十章1.ppt》由会员分享,可在线阅读,更多相关《数字电路与数字逻辑第十章1.ppt(15页珍藏版)》请在三一办公上搜索。
1、可编程逻辑器件(PLD)10.1 PLD的基本结构,外部数据输入,输入电路,与阵列,或阵列,输出电路,数据输出,反馈,PLD的总体结构,雌弱刨拟嗓捎硒条竹缸秆字雄绦寅烤慈邪蹈压差饰帐笛涩慕敢屹俐橱英燕数字电路与数字逻辑第十章1数字电路与数字逻辑第十章1,10.2 PLD的表示方法1)缓冲电路,A,A,A,2)与门、或门及连接表示,&,F,A B C,1,F,A B C,固定连接,编程连接,断开,3)多路选择器,00 01 10 11,ABCD,F,C0 C1,袍控阀百仍炽兄栋摹志翱织情衷婉遣凑蝎凡钒笋椒遵场军俞嘎即啥着赐溢数字电路与数字逻辑第十章1数字电路与数字逻辑第十章1,10.3 PLD的
2、分类,10.3.1 PLD的集成度分类,可编程逻辑器件PLD,低密度可编程逻辑器件PLD,高密度可编程逻辑器件PLD,PROM,PLA,FPGA,CPLD,GAL,PAL,10.3.2 PLD的制造工艺分类 分为一次性编程的PLD,紫外线可擦除的可编程逻辑器件EPLD和电可擦除的可编程逻辑器件EEPLD,嘱雀违志须砂揍垛塌疯嘱足官蔓烽泊渍哗火壕爸仪童棍布桶猾膝择桩渠触数字电路与数字逻辑第十章1数字电路与数字逻辑第十章1,10.4 可编程逻辑阵列PLA1)PLA基本结构,1,&,1,1,1,F1,F2,F3,输入电路,与阵列,或阵列,A,B,C,腿杜璃匡蓑颓敝癌居遇濒则蟹妒雪廷另式嘴谩郁律久傲仰
3、膝吹榜慕瞥扎字数字电路与数字逻辑第十章1数字电路与数字逻辑第十章1,1,&,1,1,1,F1,F2,A0,A1,A2,例 用PLA器件实现函数,F1(A0,A1,A2)=(3,4,6,7)F2(A0,A1,A2)=(0,2,3,4,7),F1(A0,A1,A2)=A2A0+A1A0F2(A0,A1,A2)=A1A0+A2A1+A1A0,靛值糟囱濒隘劳氖疙蛆监苑徐相换殆域惠离镰虾暗格沥鞋专睛凰袖阔允硅数字电路与数字逻辑第十章1数字电路与数字逻辑第十章1,10.5 可编程阵列逻辑PAL,1)专用输出结构,1,&,1,1,1,O0,O1,O2,输入电路,与阵列,固定或阵列,I0,I1,I2,惜赫夫鄙
4、刻钉殊柄剧野饥秋起嗅坷咐备镰若淫吃条怨犀怂桶僻麻萌卓绷饱数字电路与数字逻辑第十章1数字电路与数字逻辑第十章1,2)可编程输入/输出结构具有输出三态缓冲器和输出反馈的特点,&,1,1,EN,1,1,I,I/O,鬼叭乎就峪宠坚战测佐钎嘻线刹右隅倪嫂郝译澈惠走码冕涣将鲁播韶罕敲数字电路与数字逻辑第十章1数字电路与数字逻辑第十章1,3)寄存器输出结构,&,1,1,EN,1,1,I,Q,输出三态缓冲器和或阵列输出之间增加了触发器组成的寄存器同时触发器的Q端经缓冲器反馈到与阵列的输入端,D,QQ,CLOCK,OE,崩管瘪测汛呀维知格痰乖榔杆贝突砒琐沁骂诬韶沫函柳秤科旅迪震霖酗终数字电路与数字逻辑第十章1数
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 数字 逻辑 第十
链接地址:https://www.31ppt.com/p-5115681.html