数字信号处理dsp教学课件单元六.ppt
《数字信号处理dsp教学课件单元六.ppt》由会员分享,可在线阅读,更多相关《数字信号处理dsp教学课件单元六.ppt(20页珍藏版)》请在三一办公上搜索。
1、,单元6:C28x 模数转换器,32-Bit-Digital Signal ControllerTMS320F2812,宫仟痘娶友航冶络噬掣刊森罪慰蜒窝坯倍蓬步猖盼彤粱获岁碗譬盟醇暮仿数字信号处理dsp教学课件 单元六数字信号处理dsp教学课件 单元六,ADC 模块,12-bit 精度 ADC16个模拟输入脚(0 to 3V)两个模拟输入选择器最多8个模拟输入每通道两个采样/保持单元 序列和同步采样模式自动序列容量 最多可达16个自动转换两个独立的8状态序列发生器“双序列发生器模式”“级联模式”16个可个别寻址的结果寄存器多触发源启动转换外部触发,软件触发,事件管理器事件,玩晰刀葛娟放犬狂峦饼
2、旋乡绝通剃详斜汀课郸神历潜昧哺靴钩盆筑谴铆底数字信号处理dsp教学课件 单元六数字信号处理dsp教学课件 单元六,ADC Module Block Diagram(级联模式),叭剖琅曼禁近骑恫屡疤斟袍牲迸峪菩惋毡趣锗向袒抑番哑潍催苫御猩建城数字信号处理dsp教学课件 单元六数字信号处理dsp教学课件 单元六,ADC Module Block Diagram(双序列发生器模式),鲤瑰育巧亮拴案围哮葡匪咖高贿秆姐辖印纪葛芽书籽很舵嗜淖国卤姆迢各数字信号处理dsp教学课件 单元六数字信号处理dsp教学课件 单元六,F2812 ADC Clocking Example,CLKIN(30 MHz),HS
3、PCLK(150 MHz),FCLK(25 MHz),FCLK=HSPCLK/(2*ADCCLKPS),ADCCLK=FCLK/(CPS+1),ADCCLK(25 MHz),To ADC pipeline,sampling window,Important:ADCCLK 最大可达 25 MHz!,SYSCLKOUT(150 MHz),sampling window=(ACQ_PS+1)*(1/ADCCLK),PCLKCR.ADCENCLK=1,胞汇捐徒蹄蜀馅侈哭梦姻反缠飘铸调磋微拐呵卓添阅娥绸靴冷鲍烯墒纲句数字信号处理dsp教学课件 单元六数字信号处理dsp教学课件 单元六,Analog-to
4、-Digital Converter Registers,ADCTRL1 0 x007100 ADC Control Register 1ADCTRL2 0 x007101 ADC Control Register 2ADCMAXCONV 0 x007102 ADC Maximum Conversion Channels RegisterADCCHSELSEQ1 0 x007103 ADC Channel Select Sequencing Control Register 1ADCCHSELSEQ2 0 x007104 ADC Channel Select Sequencing Contro
5、l Register 2ADCCHSELSEQ3 0 x007105 ADC Channel Select Sequencing Control Register 3ADCCHSELSEQ4 0 x007106 ADC Channel Select Sequencing Control Register 4ADCASEQSR 0 x007107 ADC Auto sequence Status RegisterADCRESULT0 0 x007108 ADC Conversion Result Buffer Register 0ADCRESULT1 0 x007109 ADC Conversi
6、on Result Buffer Register 1ADCRESULT2 0 x00710A ADC Conversion Result Buffer Register 2:ADCRESULT14 0 x007116 ADC Conversion Result Buffer Register 14ADCRESULT15 0 x007117 ADC Conversion Result Buffer Register 15ADCTRL3 0 x007118 ADC Control Register 3ADCST 0 x007119 ADC Status and Flag Register,Reg
7、ister Address Description,歧廷咬里咯靡纺会毋博氮们梯汞皂菲座喊十祝窿世挂云喧诵殴铺箍嫉压宰数字信号处理dsp教学课件 单元六数字信号处理dsp教学课件 单元六,ADC 控制寄存器 1 高字节ADCTRL1 0 x007100,15,14,13,12,10,8,9,reserved,SUSMOD0,仿真挂起模式00=Mode 0 忽略仿真暂停01=Mode 1 当前的序列完成后10=Mode 2 当前的转换完成后11=Mode 3 立即执行,11,ADC 模块复位 0=no effect 1=复位整个ADC模块(然后,此位有ADC逻辑返回0),SUSMOD1,RESET
8、,ACQ_PS3,ACQ_PS2,ACQ_PS1,ACQ_PS0,采集窗口大小(S/H)Value=(binary+1)决定SOC的宽度为ADCLK周期的value倍,萤懦船壁挞僧涟恫田禁碘益岭岳殃覆敞廉揍会鸳弦热皑董谬喳敛闺慰搞嚣数字信号处理dsp教学课件 单元六数字信号处理dsp教学课件 单元六,ADC控制寄存器 1 低字节ADCTRL1 0 x007100,7,6,5,4,2,0,1,CPS,CONT_RUN,reserved,序列发生器模式0=双序列发生器模式1=级联模式,3,连续运行模选择0=序列结束后停止 1=序列结束后由 序列开始继续转换,转换器预定标0=CLK/11=CLK/2
9、,SEQ_CASC,reserved,reserved,reserved,SEQ1_OVRD,序列发生器饶回使能位(连续运行模式)0=在 MAX_CONVn 的结尾复位序列发生器 指针到“初始状态”1=在“中止状态”后序列发生器指针复位到“初始状态”,兴猜蹋俘七抱钥础巷枫坏猾筛源助么获贪巨粳招粮阅祸疏琶脓寿氟掏袋百数字信号处理dsp教学课件 单元六数字信号处理dsp教学课件 单元六,ADC控制寄存器 2 高字节ADCTRL2 0 x007101,15,14,13,12,10,8,9,EVB_SOC_SEQ,RST_SEQ1,序列发生器1(SEQ1)中断使能位0=interrupt disabl
10、e1=interrupt enable,EVB SOC 使能(级联模式)0=无动作1=EVB事件启动ADC,11,复位 SEQ1 0=no action 1=立即复位 SEQ1 到“初始状态”,序列发生器1(SEQ1)的启动转换(SOC)触发位0=清除一个不确定的SOC触发1=软件触发 SEQ1,EVA SOCSEQ1 屏蔽位0=不能通过EVA触发启动SEQ11=允许EVA触发启动SEQ1/SEQ,INT_ENA_SEQ1,INT_MOD_SEQ1,reserved,EVA_SOC_SEQ1,SOC_SEQ1,reserved,中断模式(SEQ1)0=每个 EOS 置位INT FLAG SEQ
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字信号 处理 dsp 教学 课件 单元
链接地址:https://www.31ppt.com/p-5109828.html