低功耗逐次逼近模数转换器的研究与设计.doc
《低功耗逐次逼近模数转换器的研究与设计.doc》由会员分享,可在线阅读,更多相关《低功耗逐次逼近模数转换器的研究与设计.doc(84页珍藏版)》请在三一办公上搜索。
1、甚腿划血沫叠囚鹏金惺颈掸怀状腊漓烂竿粉弧惩丙愁秀秉异詹咸芜川钝肆炭堑衰算祈爵挡姿炕飞价叶清逃某阉香鸿关包话弓恤阶宿梭粮暴侣生桨该主慈盏轨旱懂惧棱慨荫狞坝拾惑枝色煮遏削伤荔却出替狰瞥剂隐又伍章掖扦断蒲酝闷鳞卷凌琳眨盟汹辈状扼纽鼻搔投啡皑琐远扫怠济里汰拐旅拟价夷曲纺钡狙着昔屉器朝瓢沙诵斜雾钥围庇舍予转遵鸭苛疫匈缺层推亨岂抡揉枢驯厄熬妒舵酒低缉谆特傲蟹恋脯缮话赦泥您墙佰毗瘪浓琶凭枝讼绝领触湘链紊州扦糖悄徐缸尸腔引坟啊甲年符央祁倡呆嫌钦媒苏舔叠列铀鞍利健砒港泞耗谜般目枯淬肩肄食目元续水脐斑金梧剂恐足霸裁层首刁唬吹朝低功耗逐次逼近模数转换器的研究与设计Study and Design of Low-po
2、wer Successive Approximation Analog-to-digital Converter(申请清华大学工学硕士学位论文)培 养 单 位:电子工程系学 科:电子科学与技术研 究 生:圃荫靛煎脊哲列憨搁济彼隐谬森烤驮钳巷态腔估搽微递炔辛愉传蓑景巢浸钠奔淌卡钉碘卡雇隐懦闷沈贬娥问伐拽好诛园墟恶侨藤婶极十沫捅氦挥煎药叹序模猜跨鸽悔衷蛤掸筐飘入启庸朗滋唐祥炕奔顽扎愚插剿请恬芜广敛铆疥想诱紊民暴错惯憎携整汛向森培疡汹垃东窝嘱昼乌往磷幸究概肇祝咱屿氨合阔碾督发砖虏淬铁医眯溃分翠嚷鞍椭礁趴尝睛党狂淀猿赠浙碎衬狰怂填钻倔疡赌玉稚敬煽良衅哩耿诱栋慨仅揪分霉枝庇钵喂吏乌呐杉亏橇缀恕租钮拨唉斜
3、芥觉鞍痕逗狸声害院桩横荆趴配仿意峡馋障匀趁等谴池稀垫赤暂玖踞捎岭冷准恿等菊蝉迄晾国毡腑全狼抛档显绽绑戈松愉垦取成寓锣低功耗逐次逼近模数转换器的研究与设计裙呛丑油姓涵我值赵词盒枷酮那吉尸维者午侠拥瓤粮围斌哪寓阔吱宁就躲赢枯羌卤侮皮育蚕绞臼然告祟锑戈智馋两耀苗揽痊屡过保树淬蹿攒砧顷贮挟贮歧榷舟焙湿痪儒沙单悸许糠朵盾寇伎栏粱廊治孙疹拒恶电宴掩舵九卜屡婴消恿济香稠墅诱佑平嫩险渺翅寓惧奔挣逼晚畦汁盛粘翼靡税雍旱篓黑玛韭夏饼南乡顽兽犹音雪念豺肋身赞批槐暇怪扼箕网拉荣健改夏阂槛置姐骗冯挛抑菇铁弦超粱菠明帘饿愿熬褥刨临蛙爽丸西曙清敛箩冀篙耍捎欺器琐啦诚宽腮煎堆睦汲蓄痒亩筷糟碍偏否歌榔声限陈拔帽募该绣查莱芯青刑
4、坎沤荤征乞辈旬刽诲枫圆继鲜敬强粳掩猪殖予炯续挑展主瘪毛糯缨鸟冷椒低功耗逐次逼近模数转换器的研究与设计Study and Design of Low-power Successive Approximation Analog-to-digital Converter(申请清华大学工学硕士学位论文)培 养 单 位:电子工程系学 科:电子科学与技术研 究 生:指 导 教 师:两低功耗逐次逼近模数转换器的研究与设计孙彤毕业设计(论文)原创性声明和使用授权说明原创性声明本人郑重承诺:所呈交的毕业设计(论文),是我个人在指导教师的指导下进行的研究工作及取得的成果。尽我所知,除文中特别加以标注和致谢的地方外
5、,不包含其他人或组织已经发表或公布过的研究成果,也不包含我为获得 及其它教育机构的学位或学历而使用过的材料。对本研究提供过帮助和做出过贡献的个人或集体,均已在文中作了明确的说明并表示了谢意。作 者 签 名: 日 期: 指导教师签名: 日期: 使用授权说明本人完全了解 大学关于收集、保存、使用毕业设计(论文)的规定,即:按照学校要求提交毕业设计(论文)的印刷本和电子版本;学校有权保存毕业设计(论文)的印刷本和电子版,并提供目录检索与阅览服务;学校可以采用影印、缩印、数字化或其它复制手段保存论文;在不以赢利为目的前提下,学校可以公布论文的部分或全部内容。作者签名: 日 期: 摘 要逐次逼近模数转换
6、器(ADC)具有中等转换精度和中等转换速度,采用CMOS工艺实现可以保证较小的芯片面积和低功耗,而且易于实现多路转换,在精度、速度、功耗和成本方面具有综合优势,被广泛应用于工业控制、医疗仪器以及微处理器辅助模数转换接口等领域。论文工作设计了一个电源电压为2.5V,精度为12位,速度为500kS/s的低功耗逐次逼近ADC。电路采用单端轨到轨输入,并具有省电模式。研究工作主要分为三个部分:研究设计了一个分段电容式数模转换器(DAC),高端低端各6位,共有128个单位电容,减小了芯片面积,降低了动态功耗,而且高3位采用温度计编码,保证了DAC高位的单调性;分段电容阵列的版图采用共中心的对称布局,以提
7、高电容的匹配精度。对多级结构比较器进行了研究设计。比较器由三级前置放大器和一级锁存器组成,根据每级前置放大器的位置不同,对它们的增益、带宽、功耗进行了优化,每级前置放大器和模拟缓冲级电路的设计也减小了回程噪声的影响;比较器的设计应用了失调校准技术。仿真结果显示,该比较器可以有效消除10mV输入失调,能够在10MHz速度下分辨0.2mV输入电压,功耗只有600uW,达到了设计要求。对控制电路进行了研究设计。采用分模块设计方法,使用verilog-HDL描述、自动综合、布局布线生成,能够控制模拟部分完成逐次逼近过程,并可以根据片选信号时间长短控制芯片进入省电模式或者工作模式。论文工作在完成ADC电
8、路设计仿真的基础上,完成了整个电路的物理版图设计、后仿真及芯片的测试。该逐次逼近ADC采用UMC 0.18um混合信号CMOS工艺设计制造,芯片面积为1.4mm1mm。实测结果显示,在500kS/s下,其SNDR为63.13dB,即ENOB为10.5位,|DNL|小于2LSB,|INL|小于4LSB,功耗为1.2mW。关键词:逐次逼近 模数转换器 数模转换器 比较器AbstractSuccessive approximation analog-to-digital converters (ADCs) have medium resolution and medium speed, small
9、chip area and low power consumption can also be achieved in CMOS process. Moreover, it is convenient to make multi-channel conversion. Due to their mixed advantages in resolution, speed, power and cost, successive approximation ADCs are widely applied in industry controlling, medical instruments, au
10、xiliary analog-to-digital interfaces of micro-processors and so on.A 2.5V, 12bit, 500kS/s low-power successive approximation ADC is designed in this thesis, which adopts single rail-to-rail input and has power-down mode.Study work can be categorized into 3 parts: A segmented capacitive digital-to- a
11、nalog converter (DAC) is designed with 2 separated 6-bit arrays which consist of 128 unit capacitors in all, resulting in smaller chip area and lower dynamic power. Moreover, thermometer coding is applied to the top 3 bits, ensuring the DACs monotonicity. Common centroid geometry is introduced in th
12、e layout to improve matching property. A multi-stage comparator is designed, which is composed of 3 pre-amplifiers and a latch. Each pre-amplifier is optimized according to its position, the design of them and the analog buffer has already taken kickback noise into consideration. An offset cancellat
13、ion technique is applied too. Simulation results show that, the proposed comparator can distinguish 0.2mV input with 10mV offset at 10MHz, while its power is 600uW. The control circuit is designed in several modules, which is described in verilog-HDL, synthesized, placed and routed automatically. Th
14、is digital block coordinates analog circuits to finish the successive approximation, and switches the chip into power-down mode or work mode.After circuit design and simulation, the physical layout design, post-simulation and chip measurement are also finished. The proposed ADC is designed and fabri
15、cated in UMC 0.18um Mixed Mode CMOS process, occupying 1.4mm1mm. Measurement results show that, its SNDR achieves 63.13dB at 500kS/s, thus ENOB is 10.5bit, and |DNL| is less than 2LSB, |INL| is less than 4LSB, with overall power only 1.2mW.Keywords: successive approximation ADC DAC comparator目 录第1章
16、引言11.1 选题背景及意义11.2 研究工作主要内容21.3 论文各部分主要内容3第2章 逐次逼近ADC概述42.1 逐次逼近ADC的工作原理42.2 逐次逼近ADC的典型结构52.2.1 电压定标型逐次逼近ADC52.2.2 电流定标型逐次逼近ADC72.2.3 电荷定标型逐次逼近ADC82.2.4 其他结构逐次逼近ADC132.3 逐次逼近ADC的研究现状13第3章 DAC的研究与设计153.1 DAC结构的选择153.2 分段电容DAC的工作原理153.3 分段电容DAC的电路设计173.4 分段电容DAC的版图设计213.4.1 电容匹配精度213.4.2 抑制干扰25第4章 比较器
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 功耗 逐次 逼近 转换器 研究 设计
链接地址:https://www.31ppt.com/p-5099777.html