双路正弦波发生器.docx
《双路正弦波发生器.docx》由会员分享,可在线阅读,更多相关《双路正弦波发生器.docx(21页珍藏版)》请在三一办公上搜索。
1、低成本双路正弦波发生器(D题)摘要:本设计以51开发板的MCU为核心控制部件,控制独立按键、LCD (1602)的输入和 显示,并控制数字逻辑控制单元(CPLD)、经模拟电路发出双路正弦波信号,实现低成本双 路正弦波发生器的设计。双路正弦波频率在1Hz1.1kHz范围内、最大幅度可达5V、两路信 号的相位差在0359度范围内均可程控设置。本设计产生的信号在频段范围内的幅值变化量 可达2.8%,频率分辨力达1mHz,最大波形失真度0.27% (远小于2%),相位的分辨力能达 到0.2度,输出噪声A路0.75mV、B路0.71mV (远低于技术指标5mV)。最大的特点就是 使用了 TL084、CD
2、4053、电阻、电容等低成本元件,实现了超低成本。关键词:正弦波 51单片机CPLD差并通过低通滤波器LPFTLi841. 设计任务与要求1.1设计任务设计、制作一个低成本双路正弦波发生器,每路信号的频率、幅度及两路信号的 相位差均可程控设置。1.2技术指标(1)两路正弦波频率范围1Hz1kHz,步进不大于1Hz,频率准确度不低于0.1%;(2)两路正弦波输出最大幅度不低于3V,设置分辨率不低于12bit;(3)正弦波信号在整个频率设置范围内,波形失真度不大于2%;(4)两路信号的相位差在0359度内可调,设置分辨力不大于1度;(5)微处理器单元与控制逻辑单元信号连线应不超过3条;1.3发挥部
3、分(1)控制逻辑单元输出给模拟电路单元的信号线应不超过5条;(2)当两路信号频率为1到10间的倍频关系时能同步,示波器观测两路波形稳定;(3)设定的输出信号电压值在整个频段内,变换量小于5%;(4)两路正弦信号幅度设置为零时,输出噪声小于5mV;(5)取消微处理器单元,控制逻辑单元也能实现独立设置特定参数信号的输出;2. 方案比较与论证2.1差频方案比较与选择方案一:用开关模拟乘法器本方案通过累加器发生两路高频正弦波,通过方波控制开关而选中sin或者是-sin两路波中的一路,相当于正弦波sin2侦乘以一固定频率的方波/W (如图1-1所示)。 根据傅里叶级数,方波展成:2 E ( .1 . 1
4、 .广sin t + sin 3 t + sin 5 t -I 0 30 50(其中 w0=2&), sin2# 经积化和得到频率(f-f0)的正弦波。ULfI;OUtTLD84图1-1开关模拟乘法器示意图方案二:直接使用乘法器两信号Vx和Vy直接通过乘法器相乘得vz,即:Vz =Vx *y =(sin2nf1t)*( sin2nf2t)1=2(sin2 n(f1 +f2)t - sin2 n(f1-f2)t)匕经低通滤波器(LPF)后得频率为f1-f2的正弦波。方案三:混频锁相环本方案中的混频锁相环是由混频器(M)、带通滤波器(BPF)和基本锁相环组成(如图1-2所示)。当混频器为差频时,环
5、路的输出频率是两个频率和fi2之差。图1-2混频锁相环差频原理图对以上三种方案进行比较,方案一的正弦波sin2就的频率始终是固定的10kHz,而方 波可以通过51单片机控制频率在10.0kHz11.0kHz范围内,通过低通滤波器后就得到 0HZ-1.0kHZ的正弦波。其优点为滤波器的滤波特性好,得到的正弦波精度高。方案二结 构简单,原理清楚。但成本较高,有悖于本设计的最大特点一一低成本。方案三中用到了混 频器、带通滤波器和基本锁相环,导致电路庞大、复杂、成本高。综上,采用方案一可实现 差频,并能满足低成本的要求,同时可以保证频率范围和频率准确度要求。2.2整体方案的比较与确定方案一:DDS芯片
6、AD9850实现频率合成本方案以基准频率源(系统时钟)对相位进行等间隔的采样。由图2-1所示,DDS由相 位累加器和波形存储器(即ROM查询表)构成的数控振荡器(NCO_ Numerically Controlled Oscillators).数模转换器(DAC)以及低通滤波器(LPF)三部分组成。在每一个时钟周期, N位相位累加器与其反馈值进行累加,其结果的高L位作为查询表的地址,然后从ROM中读 出相应的幅度值送到DAC。再由DAC将其转换成为阶梯模拟波形,最后由具有内插作用的LPF 将其平滑为连续的正弦波形作为输出。因此,通过改变频率控制字K就可以改变输出频率。图2-1 DDS工作原理图
7、方案二:相位累加器及模拟电路实现频率合成如图2-2所示,通过单片机输出频率控制字和相位控制字到累加器,控制相位累加器输 出占空比不同的PWM波,配合模拟电路实现频率合成(其中模拟部分包括调幅电路、方波发 生电路和调频电路)。相位控制字图2-2利用相位累加器及模拟电路实现频率合成对以上三种种方案进行比较,方案一中用芯片AD9850实现频率合成,输出一定频率的正 弦波,但在DDS中用到了存储器资源ROM查询表以及DAC,即违反了题目的要求,又大大增加 了系统的成本。方案二中,仅仅使用了累加器,通过51单片控制并配合模拟部分即可实现频 率合成。综上:采用方案二实现频率合成,输出1Hz-1kHz的正弦
8、波,所有参数均可程控设置, 达到题目要求。3. 理论分析与计算3.1关于频率指标计算逻辑电路本设计主要应用DDS频率合成技术,一个正弦波,虽然它的幅度不是线性的, 但是它的相位却是线性增加的。DDS正是利用了这一特点来产生正弦信号。根据DDS的频 率控制字的位数N,把360平均分成了 2的N次等份。假设系统时钟为Fc,输出频率为Fout。 每次转动一个角度360/2n,则可以产生一个频率为Fc/2n的正弦波的相位递增量。那么 只要选择恰当的频率控制字M,使得Fout / Fc= M / 2n,就可以得到所需要的输出频率Fout。即:Fout = Fc*M / 2n(3.1)式中频率控制字由外部
9、控制电路预置,当时钟频率Fc和 相位累加器的字长N一定时,输 出频率仅取决于K的值。当K=1时,DDS输出所能产生的波形信号的最低频率,即DDS系 统输出信号的频率为:f =Fc/ 2n(3.2)根据要求两路正弦波的频率范围1Hz1kHz,频率准确度不低于0.1% ;也就是最小可分辨 1mHZ的正弦波。在本设计中晶振选用40MHZ,即Fc = 40MHZ.由公式(3.1):2n= 40*106/ 1*10-3解得 N = 36所以DDS中控制频率的累加器采用36位。同时解得频率控制字M:M = ( F+F0) * 2n / FC(3.3)(其中F = 10kHZ为基准频率,F0为要显示的波形频
10、率(1Hz-1kHz), FC为时钟频率) 通过设置M的值即可得到1 Hz-1kHz范围内的任意频率正弦波,频率准确度不低于0.1% .3.2关于相位指标计算根据题目要求:两路信号的相位差可以在0359度内可调,设置分辨力不大于1度; 根据公式:3600/ 2n = 9取N = 12,满足题目要求。同时能够计算出相位控制字:P = 2n * PX/ 3600(3.4)(其中PX为要显示的正弦波的相位)。3.2关于幅度指标计算图3-1产生不同占空比PWM波原理(3.5)幅度是通过控制PWM的占空比来实现的。控制PWM的占空比的电路由一个N位计数器 和一个比较器构成(如图3-1所示)。基本原理是:
11、晶振时钟触发计数器计数,比较器比较 幅度控制字X与2n的大小输出高低电平。通过PWM控制生成的占空比不同的方波信号,方 波信号经低通滤波后得到不同幅度的正弦波。本设计中取14位计数器构成控制PWM的占空 比的电路。满足题目要求。幅度控制字的计算公式:A = 2n * AX/ 5(其中AX为要显示信号的幅值)。4. 系统硬件设计4.1系统的总体设计图4-1系统的总体框图如图4-1所示,微处理器单元MCU(90C51)以串行方式向控制逻辑单元发送参数控制字, 控制逻辑单元CPLD产生五路频率稳定的PWM逻辑脉冲控制模拟电路单元,模拟电路单元经过 整形、滤波等信号变换后得到预定参数的双路正弦波。同步
12、显示正弦波的频率、幅度、相位, 同时通过键盘程控正弦波的各个参数。4.2. 控制逻辑电路设计逻辑电路要实现的是输出为A路信号的幅值控制信号PWMA,B路信号的幅值控制 信号PWMB,10kHz基准频率FRE,A路信号的频率、相位控制信号PHSA( 10kHz-11kHz), B路信号的频率、相位控制信号PHSB (10kHz-11kHz)。4.2.1. 信号的频率、相位控制信号PHSA、PHSB发生电路设计二视:枷演;岫地5dickadrV jWEimq.图4-2 CPLD内部逻辑单元结构图累加器是此部分电路的关键部分,累加器的工作速度决定了输出波形的频率精度,由fc/2N 知,累加器的位数决
13、定了频率最小分辨力。MCU输出的频率控制字和相位控制字分别控制累 加器和相位调制器输出特定的PWM波(如图4-2所示)。本设计中的CPLD的工作频率 fC=40MHZ,累加器为32位,相位控制器位数为12位(具体计算参见频率指标计算和相位指 标计算),这样满足了题目频率范围1Hz1kHz,步进值不大于1Hz,频率准确度不低于0.1% 和相位差在0359度内可调,设置分辨力不大于1度的要求。4.2.2. 幅值控制信号PWMA、PWMB发生电路设计幅值控制是通过控制PWM的占空比来实现的,控制PWM的占空比的电路由一个N 位计数器和一个比较器构成的(如图4-3所示).本设计中取14位计数器计数器即
14、可满足 题目要求(具体工作原理参见关于幅度指标计算)。图4-3 CPLD内部逻辑单元结构图4.2.3. 10kHz基准频率FRE发生电路设计图4-4 CPLD内部逻辑单元结构图10kHz基准频率通过对40MHz时钟频率4000分频可得到。CPLD内部逻辑单元结构 如图4-4所示。4.3. 模拟电路设计模拟电路要实现的就是得到频率范围为1Hz-1kKHz的正弦波。用差频电路即可实现输 出一定频率范围的正弦波,考虑到成本问题没有直接使用乘法器或锁相环原理,而是利用 模拟开关模拟乘法器来实现,同时实现调频。根据要求正弦波信号在整个频率设置范围内, 波形失真度不大于2%,所以滤波器的前置电路产生中心频
15、率10kHz的正弦波,通过此中心 频率设计低通滤波器可达到高精度。由于方波可展开为不同频率的正弦分量。所以利用与 上述相同原理的低通滤波器可得中心频率 10kHz的正弦波10kHz的PWM波通过开关切 换正负直流电压即可得到10kHz的方波。正负直流电压同样利用与上述相同原理的低通滤 波器作用通过PWM控制得到占空比不同的方波可得,同时可调整幅度。综上:模拟电 路调幅电路、方波发生电路和调频电路(正弦波发生电路)组成。框图如图 4-5所示:图4-5模拟电路的结构框图4.3.1. 调幅电路如图4-6所示,通过电压跟随和反向放大电路得到正负基准电压。通过PWM控制开关可实现幅度大小的调整(具体原理
16、见关于幅度指标计算)。图4-6调幅电路4.3.2. 方波发生电路如图4-8示,进入AX的信号为占空比不同的方波信号。,方波由低通滤波器滤波 后为一定幅度的直流电压,后经过1:1的反向比例放大器得幅值大小相同、方向相反 的另一路信号,通过10kHz的PWM波控制开关得到10kHz的方波。经AX输出(具体 电路如图4-9所示)。滤波器采用如图4-8所示低通滤波器,经理论计算结合仿真得:R23=30k Q ; R25=47k Q; R27=56k Q ;C28=47nF ; C3=56pF ; C30=820nF ;-12V图4-9方波发生电路C5=33nF ;4.3.3. 调频电路图4-10调频电
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 正弦波 发生器
链接地址:https://www.31ppt.com/p-5078968.html