《电工电子技术》触发器和时序逻辑电路.ppt
《《电工电子技术》触发器和时序逻辑电路.ppt》由会员分享,可在线阅读,更多相关《《电工电子技术》触发器和时序逻辑电路.ppt(68页珍藏版)》请在三一办公上搜索。
1、第10章 触发器和时序逻辑电路,10.2 计数器,10.3 寄存器,10.1 触发器,10.4 脉冲信号的产生与波形变换,第二篇,学习目的与要求,了解和熟记触发器和门电路的基本区别;理解和牢记各类触发器的功能及其触发方式;掌握时序逻辑电路的分析方法;理解时序逻辑电路的设计思路及学会简单的同步时序逻辑电路的设计方法;理解计数器、寄存器的概念和功能分析;学习利用数字电路实验台进行寄存器、计数器实验的步骤和方法。,第2页,根据上述触发器的特征可知,触发器可以记忆1位二值信号。根据逻辑功能的不同,触发器可以分为基本的RS触发器、时钟控制的RS触发器、JK触发器、D触发器、T和T触发器;按照触发方式的不
2、同,又可分为电位触发器和边沿触发器。,10.1 触发器,触发器是最简单、最基本的时序逻辑电路,常用的时序逻辑电路寄存器、计数器等,通常都是由各类触发器构成的。,触发器有两个稳定的状态:“0”状态和“1状态;不同的输入情况下,它可以被置成0状态或1状态;当输入信号消失后,所置成的状态能够保持不变。,第2页,由两个与非门构成的基本RS触发器。,10.1.1.RS触发器,1.基本RS触发器,一对具有互非关系的输出端,其中Q 的状态称为触发器的状态。,一对输入端子均为低电或有效。,第2页,基本RS触发器的工作原理,基本RS触发器的次态真值表,第2页,基本RS触发器的波形图,反映触发器输入信号取值和状态
3、之间对应关系的图形称为波形图。,置0,置1,置1,禁止,保持,置1,置1,保持不定,第2页,2.同步RS触发器,CP1时,触发器输出状态由R和S及Qn决定。,第2页,钟控RS触发器功能真值表,第2页,主要特点,(1)时钟电平控制。在CP1期间接收输入信号,CP0时状态保持不变,与基本RS触发器相比,对触发器状态的转变增加了时间控制。(2)R、S之间有约束。不能允许出现R和S同时为1的情况,否则会使触发器处于不确定的状态。,不变,不变,不变,不变,不变,不变,置1,置0,置1,置0,保持,波形图,第2页,钟控RS触发器的特征方程,约束条件:S R=0,钟控RS触发器的状态转换图,S1,R0,SR
4、0,0,显然,触发器的状态转换图也可反映触发器输出状态随输入及输出的现态而变化的情况。因此,描述触发器状态变化的方法有四种:逻辑表达式、真值表、时序波形图及状态转换图。,1,S0,R1,S 0R,RS取值表示输入变量的现态,0或1表示输出变量的状态,箭头表征了输出变量的转换情况,第2页,基本RS触发器和钟控的RS触发器都是采用的电位触发方式。电位触发方式的钟控RS触发器有一个显著的毛病存在“空翻”现象。所谓空翻,就是指:在CP=1期间,若输入RS的状态发生多次变化,输出Q将随着发生多次变化。,JK触发器,当触发器出现空翻现象时,一般就无法确切地判断触发器的状态了,由此造成触发器的使用受到限制。
5、,为确保数字系统的可靠工作,要求触发器在一个CP脉冲期间至多翻转一次,即不允许空翻现象的出现。为此,人们研制出了能够抑制空翻现象的主从式触发器、边沿触发方式的JK触发器和D触发器等。,本节向大家介绍的JK触发器是功能完善、使用灵活和通用性较强的一种触发器。常用型号有74LS112、CC4027和74LS276等。,第2页,0,1,JK触发器的工作原理,第2页,0,1,第2页,逻辑功能分析,保持功能,第2页,置0功能,第2页,置1功能,第2页,翻转功能,第2页,功能表,波形图,置1,置0,翻转,保持,第2页,JK触发器的次态方程式:,集成JK触发器74LS112的引脚排列图,第2页,10.1.3
6、 D触发器,在双稳态触发器中,除了RS触发器和JK触发器外,根据电路结构和工作原理的不同,还有众多具有不同逻辑功能的触发器。根据实际需要,可将某种逻辑功能的触发器经过改接或附加一些门电路后,转换为另一种逻辑功能的触发器。D触发器就是这样得到的。,触发器之间逻辑功能的转换,第2页,管脚排列图,D触发器的次态方程式:,D触发器的状态转换图,D1,D1,0,1,D0,D 0,第2页,10.1.4 T触发器,T触发器具有保持和翻转两种功能。如果让T触发器的输入恒为1,则T触发器就成为T触发器,显然,T触发器只具有翻转一种功能。,第2页,检验学习结果,答案在书中找,第2页,10.2 计数器,能够记忆输入
7、脉冲个数的电路称为计数器。计数器是时序逻辑电路中的具体应用。,计数器,同步计数器,异步计数器,二进制计数器,N进制计数器,十进制计数器,加法计数器,减法计数器,可逆计数器,加法计数器,减法计数器,可逆计数器,二进制计数器,N进制计数器,十进制计数器,第2页,10.2.1 二进制计数器,3位异步二进制加法计数器,由于3个触发器都接成了T触发器,所以最低位触发器F0每来一个时钟脉冲的下降沿(即CP由1变0)时翻转一次,而其他两个触发器都是在其相邻低位触发器的输出端Q由1变0时翻转,即F1在Q0由1变0时翻转,F2在Q1由1变0时翻转。,第2页,三位二进制异步加计数器的波形图,F0每输入一个时钟脉冲
8、翻转一次。,F1在Q0由1变0时翻转。,F2在Q1由1变0时翻转。,实现了二分频,实现了四分频,实现了八分频,第2页,从状态表或波形图可以看出,从状态000开始,每来一个计数脉冲,计数器中的数值便加1,输入8个计数脉冲时,就计满归零,所以作为整体,该电路也可称为八进制计数器。由于这种结构计数器的时钟脉冲不是同时加到各触发器的时钟端,而只加至最低位触发器,其他各位触发器则由相邻低位触发器的输出Q来触发翻转,即用低位输出推动相邻高位触发器,3个触发器的状态只能依次翻转,并不同步,这种结构特点的计数器称为异步计数器。异步计数器结构简单,但计数速度较慢。,状态转换真值表,第2页,用上升沿触发的D触发器
9、构成的4位异步二进制加法计数器及其波形图,F0每输入一个时钟脉冲翻转一次。F1在Q0由1变0时翻转,F2在Q1由1变0时翻转,F3在Q2由1变0时翻转。,第2页,3位异步二进制减法计数器,F0每输入一个时钟脉冲翻转一次,F1在Q0由1变0时翻转,F2在Q1由1变0时翻转。,第2页,3个JK触发器都接成T触发器,可构成一个同步二进制计数器,F0每输入一个时钟脉冲翻转一次,F1在Q0=1时,在下一个CP触发沿到来时翻转。,F2在Q0=Q1=1时,在下一个CP触发沿到来时翻转。,第2页,10.2.2 十进制计数器,选用4个CP下降沿触发的JK触发器F0、F1、F2、F3。,F0:每来一个CP计数脉冲
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电工电子技术 电工 电子技术 触发器 时序 逻辑电路
链接地址:https://www.31ppt.com/p-5078211.html