《逻辑门电路》课件.ppt
《《逻辑门电路》课件.ppt》由会员分享,可在线阅读,更多相关《《逻辑门电路》课件.ppt(52页珍藏版)》请在三一办公上搜索。
1、企业资料,1,第二章 逻辑门电路,2.1 基本逻辑门电路,2.2 TTL逻辑门电路,2.3 MOS逻辑门电路,2.4 集成逻辑门电路的应用,2.5 正负逻辑及逻辑符号的变换,編輯:白新林,一、二极管与门和或门电路1与门电路,2.1 基本逻辑门电路,2或门电路,二、三极管非门电路,二极管与门和或门电路的缺点:,(1)在多个门串接使用时,会出现低电平偏离标准数值的情况。(2)负载能力差。,解决办法:将二极管与门(或门)电路和三极管非门电路组合起来。,三、DTL与非门电路,工作原理:(1)当A、B、C全接为高电平5V时,二极管D1D3都截止,而D4、D5和T导通,且T为饱和导通,VL=0.3V,即输
2、出低电平。(2)A、B、C中只要有一个为低电平0.3V时,则VP1V,从而使D4、D5和T都截止,VL=VCC=5V,即输出高电平。所以该电路满足与非逻辑关系,即:,2.2 TTL逻辑门电路,一、TTL与非门的基本结构及工作原理1TTL与非门的基本结构,TTL与非门的基本结构,2TTL与非门的逻辑关系,(1)输入全为高电平3.6V时。T2、T3饱和导通,,实现了与非门的逻辑功能之一:输入全为高电平时,输出为低电平。,由于T2饱和导通,VC2=1V。,T4和二极管D都截止。,由于T3饱和导通,输出电压为:VO=VCES30.3V,该发射结导通,VB1=1V。T2、T3都截止。,(2)输入有低电平
3、0.3V 时。,实现了与非门的逻辑功能的另一方面:输入有低电平时,输出为高电平。,忽略流过RC2的电流,VB4VCC=5V。,由于T4和D导通,所以:VOVCC-VBE4-VD=5-0.7-0.7=3.6(V),综合上述两种情况,该电路满足与非的逻辑功能,即:,二、TTL与非门的开关速度,1TTL与非门提高工作速度的原理(1)采用多发射极三极管加快了存储电荷的消散过程。,(2)采用了推拉式输出级,输出阻抗比较小,可迅速给负载电容充放电。,2TTL与非门传输延迟时间tpd,导通延迟时间tPHL从输入波形上升沿的中点到输出波形下降沿的中点所经历的时间。,一般TTL与非门传输延迟时间tpd的值为几纳
4、秒十几个纳秒。,截止延迟时间tPLH从输入波形下降沿的中点到输出波形上升沿的中点所经历的时间。,与非门的传输延迟时间tpd:,三、TTL与非门的电压传输特性及抗干扰能力,1电压传输特性曲线:Vo=f(Vi),(1)输出高电平电压VOH在正逻辑体制中代表逻辑“1”的输出电压。VOH的理论值为3.6V,产品规定输出高电压的最小值VOH(min)=2.4V。(2)输出低电平电压VOL在正逻辑体制中代表逻辑“0”的输出电压。VOL的理论值为0.3V,产品规定输出低电压的最大值VOL(max)=0.4V。(3)关门电平电压VOFF是指输出电压下降到VOH(min)时对应的输入电压。即输入低电压的最大值。
5、在产品手册中常称为输入低电平电压,用VIL(max)表示。产品规定VIL(max)=0.8V。,2几个重要参数,(4)开门电平电压VON是指输出电压下降到VOL(max)时对应的输入电压。即输入高电压的最小值。在产品手册中常称为输入高电平电压,用VIH(min)表示。产品规定VIH(min)=2V。,(5)阈值电压Vth电压传输特性的过渡区所对应的输入电压,即决定电路截止和导通的分界线,也是决定输出高、低电压的分界线。近似地:VthVOFFVON 即ViVth,与非门关门,输出高电平;ViVth,与非门开门,输出低电平。Vth又常被形象化地称为门槛电压。Vth的值为1.3V1.V。,低电平噪声
6、容限 VNLVOFF-VOL(max)0.8V-0.4V0.4V高电平噪声容限 VNHVOH(min)-VON2.4V-2.0V0.4V,TTL门电路的输出高低电平不是一个值,而是一个范围。,3抗干扰能力,同样,它的输入高低电平也有一个范围,即它的输入信号允许一定的容差,称为噪声容限。,四、TTL与非门的带负载能力,1输入低电平电流IIL与输入高电平电流IIH(1)输入低电平电流IIL是指当门电路的输入端接低电平时,从门电路输入端流出的电流。,可以算出:,产品规定IIL1.6mA。,(2)输入高电平电流IIH是指当门电路的输入端接高电平时,流入输入端的电流。有两种情况:,寄生三极管效应:IIH
7、=PIB1,P为寄生三极管的电流放大系数。,由于p和i的值都远小于1,所以IIH的数值比较小,产品规定:IIH40uA。,倒置的放大状态:IIH=iIB1,i为倒置放大的电流放大系数。,(1)灌电流负载当驱动门输出低电平时,电流从负载门灌入驱动门。,2带负载能力,当负载门的个数增加,灌电流增大,会使T3脱离饱和,输出低电平升高。因此,把允许灌入输出端的电流定义为输出低电平电流IOL,产品规定IOL=16mA。由此可得出:,NOL称为输出低电平时的扇出系数。,(2)拉电流负载当驱动门输出高电平时,电流从驱动门拉出,流至负载门的输入端。,NOH称为输出高电平时的扇出系数。,产品规定:IOH=0.4
8、mA。由此可得出:,拉电流增大时,RC4上的压降增大,会使输出高电平降低。因此,把允许拉出输出端的电流定义为输出高电平电流IOH。,一般NOLNOH,常取两者中的较小值作为门电路的扇出系数,用NO表示。,五、TTL与非门举例7400,7400是一种典型的TTL与非门器件,内部含有4个2输入端与非门,共有14个引脚。引脚排列图如图所示。,六、TTL门电路的其他类型,1非门,2或非门,3与或非门,在工程实践中,有时需要将几个门的输出端并联使用,以实现与逻辑,称为线与。普通的TTL门电路不能进行线与。为此,专门生产了一种可以进行线与的门电路集电极开路门。,4集电极开路门(OC门),(1)实现线与。逻
9、辑关系为:,OC门主要有以下几方面的应用:,(2)实现电平转换。如图示,可使输出高电平变为10V。,(3)用做驱动器。如图是用来驱动发光二极管的电路。,(1)当输出高电平时,RP不能太大。RP为最大值时要保证输出电压为VOH(min)。,OC门进行线与时,外接上拉电阻RP的选择:,得:,(2)当输出低电平时,所以:RP(min)RPRP(max),由:,得:,RP不能太小。RP为最小值时要保证输出电压为VOL(max)。,(1)三态输出门的结构及工作原理。当EN=0时,G输出为1,D1截止,相当于一个正常的二输入端与非门,称为正常工作状态。当EN=1时,G输出为0,T4、T3都截止。这时从输出
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 逻辑门电路 逻辑 门电路 课件
链接地址:https://www.31ppt.com/p-5071079.html