第五章锁存器和触发器.ppt
《第五章锁存器和触发器.ppt》由会员分享,可在线阅读,更多相关《第五章锁存器和触发器.ppt(78页珍藏版)》请在三一办公上搜索。
1、第五章 锁存器和触发器,5.1 双稳态存储单元电路,5.2 锁存器,5.3 触发器的电路结构和工作原理,5.4 触发器的逻辑功能,本章教学目标,1、掌握锁存器、触发器的电路结构和工作原理;,3、熟练掌握D触发器、JK触发器、T 触发器及SR触发器的逻辑功能。,2、正确理解锁存器、触发器的动态特性;,锁存器与触发器,共同点:具有0 和1两个稳定状态,一旦状态被确定,就能自行保持。一个锁存器或触发器能存储一位二进制码。,不同点:,锁存器-对脉冲电平敏感的存储电路,在特定输入脉冲电平作用下改变状态。,触发器-对脉冲边沿敏感的存储电路,在时钟脉冲的上升沿或下降沿的变化瞬间改变状态。,第五章 锁存器和触
2、发器,5.1.1 双稳态的概念,5.1.2 双稳态存储单元电路,5.1 双稳态存储单元电路,5.1 双稳态存储单元电路,5.1 双稳态存储单元电路,5.1 双稳态存储单元电路,5.1.1 双稳态的概念,5.1.1 双稳态的概念,双稳态的物理模型,反馈,5.1.2 双稳态存储单元电路,Q端的状态定义为电路输出状态。,电路有两个互补的输出端,1.电路结构,5.1.2 双稳态存储单元电路,2、数字逻辑分析,电路具有记忆1位二进制数据的功能。,当 Q=1,当 Q=0,1,0,0,1,1,0,1,1,0,0,5.1.2 双稳态存储单元电路,3.模拟特性分析,图中两个非门的传输特性,5.1.2 双稳态存储
3、单元电路,5.2.1 SR 锁存器,5.2 锁存器,5.2.1 D 锁存器,5.2 锁存器,5.2.1 SR 锁存器,1.基本SR锁存器,初态:R、S信号作用前Q端的状态,初态用Q n表示。,次态:R、S信号作用后Q端的状态次态用Q n+1表示。,5.2.1 SR 锁存器,锁存器:是一种对脉冲电平敏感的存储单元电路,1)工作原理,R=0、S=0,状态不变,若初态 Q n=1,1,0,1,若初态 Q n=0,0,1,0,5.2.1 SR 锁存器,无论初态Q n为0或1,锁存器的次态为为1态。信号消失后新的状态将被记忆下来。,0,1,若初态 Q n=1,1,0,1,若初态 Q n=0,0,1,0,
4、1,0,R=0、S=1,置1,5.2.1 SR 锁存器,无论初态Q n为0或1,锁存器的次态为0态。信号消失后新的状态将被记忆下来。,1,0,若初态 Q n=1,1,1,0,若初态 Q n=0,1,0,0,1,0,1,R=1、S=0,置0,5.2.1 SR 锁存器,0,S=1、R=1,状态不确定,约束条件:SR=0,当S、R 同时回到0时,由于两个与非门的延迟时间无法确定,使得触发器最终稳定状态也不能确定。,触发器的输出既不是0态,也不是1态,5.2.1 SR 锁存器,2)功能表及逻辑符号,功能表,5.2.1 SR 锁存器,逻辑符号,3)工作波形,5.2.1 SR 锁存器,4)用与非门构成的基
5、本SR锁存器,、,c.国标逻辑符号,a.电路图,5.2.1 SR 锁存器,例5.2.2 运用基本SR锁存器消除机械开关触点抖动引起的脉冲输出。,5.2.1 SR 锁存器,5.2.1 SR 锁存器,基本SR锁存器:、在输入信号S和R的全部时间内,都能直接 改变输出端的状态;,、抗干扰能力最弱;,5.2.1 SR 锁存器,2.逻辑门控SR锁存器,电路结构,基本SR锁存器,使能信号控制门电路,5.2.1 SR 锁存器,5.2.1 SR 锁存器,工作原理,S=0,R=0:Qn+1=Qn,S=1,R=0:Qn+1=1,S=0,R=1:Qn+1=0,S=1,R=1:Qn+1=,E=1:,E=0:,状态发生
6、变化,状态不变,5.2.1 SR 锁存器,5.2.1 SR 锁存器,逻辑门控SR锁存器:、工作方式 E=1 输出状态根据接收的SR信号改变 E=0 输出状态保持不变、缺点:存在空翻(E=1期间Q可能多次翻转)、受约束条件的限制(SR=0),5.2.1 SR 锁存器,5.2.2 D 锁存器,1、逻辑门控D锁存器,国标逻辑符号,逻辑电路图,5.2.2 D 锁存器,S=0 R=1,D=0,Q=0,D=1,Q=1,S=1 R=0,D锁存器的功能表,逻辑功能,5.2.2 D 锁存器,2、传输门控D锁存器,(c)E=0时,(b)E=1时,电路结构,TG2导通,TG1断开,TG1导通,TG2断开,Q=D,Q
7、 不变,5.2.2 D 锁存器,工作波形,5.2.2 D 锁存器,3、D锁存器的动态特性,定时图:表示电路动作过程中,对各输入信号的时间要求以及输出对输入信号的响应时间。,5.2.2 D 锁存器,5.2.2 D 锁存器,建立时间tSU:表示D信号对E下降沿的最少时间提前量。,保持时间tH:表示D信号在E电平下降后需要保持的最少时间。,脉冲宽度tW:表示保证D信号正确传送对E信号最小宽度的要求。,5.2.2 D 锁存器,tSU、tH、tW是对输入时间的要求,若不遵守对输入信号的要求,则可能出现错误的逻辑输出;tPLH 和tPLH是电路输出的延迟,对后面驱动的电路的时间特性产生影响;对上述的时间关
8、系,要留有充分的时间余地,特别是电路工作在接近定时极限的高频条件下。,74HC/HCT373 八D锁存器,4.典型集成电路,5.2.2 D 锁存器,传输门控D锁存器,锁存使能信号,输出使能信号,74HC/HCT373的功能表,L*和H*表示门控电平LE由高变低之前瞬间Dn的逻辑电平。,5.2.2 D 锁存器,5.3 触发器的电路结构和工作原理,5.3.1 主从触发器,5.3.2 维持阻塞触发器,5.3.3 利用传输延时的触发器,5.3.4 触发器的动态特性,5.3 触发器的电路结构和工作原理,锁存器在E的高(低)电平期间对信号敏感,触发器在CP的上升沿(下降沿)对信号敏感,5.3 触发器的电路
9、结构和工作原理,在时钟脉冲边沿作用下的状态刷新称为触发;具有这种特性的存储单元电路称为触发器.,CP:上升沿触发,5.3 触发器的电路结构和工作原理,触发器主要有三种:,主从触发器,维持阻塞触发器,传输延迟触发器,5.3 触发器的电路结构和工作原理,主锁存器与从锁存器结构相同,5.3.1 主从触发器,主锁存器的锁存使能信号正好与从锁存器相反,利用两个锁存器交互锁存,5.3.1 主从触发器,主从触发器由两级锁存器构成,其中一级接收输入信号,其状态直接由输入信号决定,称为主锁存器,还有一级的输入与主锁存器的输出连接,其状态由主锁存器的状态决定,称为从锁存器。,1、工作原理,TG1导通,TG2断开输
10、入信号D 送入主锁存器。,TG3断开,TG4导通从锁存器维持在原来的状态不变。,(1)CP=0时:,=1,C=0,,Q跟随D端的状态变化,使Q=D。,5.3.1 主从触发器,5.3.1 主从触发器,(2)CP由0跳变到1:,=0,C=1,,触发器的状态仅仅取决于CP信号上升沿到达前瞬间的D信号,TG3导通,TG4断开从锁存器Q的信号送Q端,使Q=D。,5.3.1 主从触发器,5.3.1 主从触发器,5.3.1 主从触发器,D触发器的特性方程,(CP上升沿有效),可见,从锁存器在工作中总是跟随主锁存器的状态变化,因之称为“主从”触发器。而功能上属于脉冲边沿作用引起状态刷新,固称为D触发器。,如以
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第五 章锁存器 触发器

链接地址:https://www.31ppt.com/p-5054698.html