《数字电路与数字逻辑》第四章课件.ppt
《《数字电路与数字逻辑》第四章课件.ppt》由会员分享,可在线阅读,更多相关《《数字电路与数字逻辑》第四章课件.ppt(36页珍藏版)》请在三一办公上搜索。
1、2023/5/30,第四章 组合逻辑电路,1,二、译码器,(2)3 8 线译码器,(3)使能端的作用,1.二进制译码器,(1)2 4 线译码器,(4)用译码器设计组合逻辑电路,2.二十进制译码器,2023/5/30,第四章 组合逻辑电路,2,(1)七段数码管,(2)数字显示译码器7448,3.数字显示译码器,三、数据选择器,1.四选一数据选择器,2023/5/30,第四章 组合逻辑电路,3,二、译码器,译码:将输入的每个代码的含义“翻译”过来,给出相应的输出信号。,1.二进制译码器,2n个 n位二进制代码,(1)2 4 线译码器,2023/5/30,第四章 组合逻辑电路,4,图 4.2.5(a
2、)逻辑图,(b)简化符号,A1、A0 地址输入端;,2023/5/30,第四章 组合逻辑电路,5,表 4.2.4 24 线译码器的功能表,2023/5/30,第四章 组合逻辑电路,6,24线译码器的逻辑表达式,;器件不工作,;器件工作,图 4.2.6 双24线译码器74139的简化逻辑符号,2023/5/30,第四章 组合逻辑电路,7,(2)3 8 线译码器,图 4.2.7(a)简化符号,A2、A1、A0 地址输入端;,2023/5/30,第四章 组合逻辑电路,8,表 4.2.5 38 线译码器74138的功能表,2023/5/30,第四章 组合逻辑电路,9,38线译码器74138的逻辑表达式
3、,;器件不工作,;器件工作,(3)使能端的作用,扩展地址输入端,2023/5/30,第四章 组合逻辑电路,10,图 4.2.8(a),2023/5/30,第四章 组合逻辑电路,11,表 4.2.6 24 线译码器扩展为 38 线译码器的真值表,2023/5/30,第四章 组合逻辑电路,12,图 4.2.8(b),2023/5/30,第四章 组合逻辑电路,13,构造数据分配器,(b),图 4.2.9(a),2023/5/30,第四章 组合逻辑电路,14,(4)用译码器设计组合逻辑电路,原理:译码器每个输出端分别与某一个最小项(高电平译码)或某一个最小项非(低电平译码)相对应。,2023/5/30
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路与数字逻辑 数字电路 数字 逻辑 第四 课件

链接地址:https://www.31ppt.com/p-5027687.html