高速数字设计-第5章地平面和叠层.ppt
《高速数字设计-第5章地平面和叠层.ppt》由会员分享,可在线阅读,更多相关《高速数字设计-第5章地平面和叠层.ppt(28页珍藏版)》请在三一办公上搜索。
1、第 5 章 地平面和叠层,在高速数字系统中,完整的地层和电源层可实现的三个功能:,1)为数字信号的转换提供稳定的参考电压,2)为所有的逻辑器件分配电源,3)控制信号之间的串扰,高速数字设计,李建平2012/09/03,第1-6节讲,假设走线比较短的情况下,采用集总参数来分析互感,第7节讲,假设走线较长的情况下,分析近端串扰和远端串扰,第8节讲,PCB板如何叠层,本章重点讲信号串扰,一共分为8节,其中:,5.1 高速信号电流在最小电感路径流动,低速电路,高速电路,在低速电路中,电流是沿着最小电阻路径前进,输出电流从A传输到B,返回电流是沿着地平面返回到A,输出电流与返回电流路径的回路面积很大,这
2、时串扰也会很大。在高速电路中,电流是沿着最小电感路径前进,输出电流从A传输到B,返回电流是紧贴着传输导线下面再返回到A,输出电流与返回电流路径的回路面积最小,串扰也最小。这就是低速电路和高速电路电流走向路径的区别。,高速电路走线下面电流密度的分布,本节要点:1、高速电流在最小感应系数的路径中流动2、电流密度 随着与走线中心的垂直距离的增加,而成平方的衰减,公式:5.1,图5.3 高速信号走线的截面图,I0:总的信号电流,第2-5节讲了四种模型,在两个导体之间的串扰取决于它们之间的互感和互容,通常在数字电路中,电感串扰等于或大于电容串扰,因此我们在这里主要讨论一下电感串扰,5.2 完整地平面的串
3、扰,我们根据图5.4中的串扰公式得出,将两条走线相互移开时,相互的感性串扰也应逐渐减少(K这里是常数,通常 小于1,这里取1),图5.4 两条走线串扰的截面图,本节要点:相邻走线产生的串扰随着走线中心的垂直距离的增加而成平方下降。联系实际:容易产生串扰的重要信号线,尽可能的将距离拉远。,5.3 开槽地平面的串扰,在一个完整的地平面上走一根信号线,这样就出现地槽。如果走线垂直经过地槽,那么会对走线增加感应系数,也增加串扰,所以这种做法是不允许的,开槽地平面的串扰,在左图中,A点的返回电流不能直接从A-B下面走,它要绕过地槽的周围,返回电流形成了一个很大的环路,动态地增加A-B信号路径的电感,增大
4、了串扰。,地槽举例,地槽,地槽破坏了地的完整性,使信号的返回电流必须绕过地槽周围回到源端,是不允许出现的,在实际Layout中也会产生的地槽,本节要点:1、地平面开槽会产生不必要的电感2、开槽电感会产生互感串扰,连接器焊盘孔,地过孔,2层板上的电源和地的栅格,5.4 平行交叉地平面的串扰,所谓电源和地平行交叉设计:电源和地分别从PCB的顶层和底层,以正交方式引出。在电源和地交叉处放置去耦电容,电容的两端分别接电源和地,可以节约PCB板面积,但是增加了互感,这种设计只适合于低速的CMOS和TTL电路,但对高速逻辑电路不能提供合适的地平面,本节要点:如果必须使用两层板,作者推荐使用电源和地的平行交
5、叉设计。,指状电源和地线的布局,5.5 指状电源和地线的串扰,指状电源和地线的布局技术只适用于在非常低速的小逻辑电路中,在高速电路中,作者建议不要使用这种布线方式。,指状电源和地线的布局含义?,因为它这种布线不只是影响功能问题,从电路中辐射出的电磁波肯定通不过FCC的测试试验。,本节要点:对于高速逻辑信号,避免采用指状布局,5.6 保护走线,举例说明保护走线的作用:在一个2层板的音频电路中,没有一个完整的地平面,如果在一个敏感的输入电路两边并行走一对接地的线,这时可以减少一个数量级的串扰。,根据作者经验,如果在两条微带线之间插入接地的第三条线,两条微带线之间的耦合(串扰)会减少一半,再如果第三
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 高速 数字 设计 地平

链接地址:https://www.31ppt.com/p-5011444.html