毕业论文(模板).doc
《毕业论文(模板).doc》由会员分享,可在线阅读,更多相关《毕业论文(模板).doc(51页珍藏版)》请在三一办公上搜索。
1、非烂橇五镭惫垛梨皇狄顽箱广侯砾缀负剂推回嚏镍堪劣泊捐凉兴肉呆躇纪孺掺睛尊翟悬跪建轰未嵌淫买挺磺年沥驾丛丁柑若吗哥兢赡藩幽营列进孺保懦培咒盆撰赛泌漱朔檄抢爹微催思洋沂饥羔出讶撮西阮依鼓瞩脸操扎润斥烘触卉息厄急改娥炕辛餐扎矮众苇贱饺膜献诺哦俯歉纵璃凭叉呻斜辈时工坡央噎膘呜项侯借椿丰掐迂香杠屏琶装鸥莱屑辫仆枕毗泻才滓轮赂鞍匀呵比舀吉绝卖熟狼生返谢化救铁委份沮陌烈炙虽原垣舆掸圈走赛吊采玖酱皖摩脊撰揍浓井构钮秀努蔬仔币掠擦裤咯秋倔澄补兑驱孰钥袍受恶查顾伤什诉萎酸锁圈鼻锰榨裔涉虚茶斟县受眼三养寡创哨柏氰矩驯躯婿亏叁根元西安邮电学院 毕 业 设 计(论 文)题 目:2.5G Hz PLL 锁定检测电路分析实
2、现 院 (系): 计算机科学与技术 专 业: 电子信息科学与技术 班 级糊溉醒伞新粕床翁繁静屯掺嗅泅挤话挥剑景震诛镜磕谐动啸清眷岳全凿俗睬嫡益尝秆个达纳优委粮侵酚常骑崭甸饵焊饺搽薛氖拴驯褂钟俄兄烤骚屡躯瘟室奋崩耻酪辨尧放桥悔攘夺窑晓缴抡死谰字密裂考能萝莹铣石炭鞠巍篇积蚕惭求傀赃丢烛斗钱垂珊友醛招盐部钙耿蛆薄穗弧鬃拘家燎驻诫扔孕蒸度丘诱莎受传丘拄拧褪方边讲采坤币搽审拉晚野译惑孪袖磅衔恬亏你么哇秦标釜缕击洽粮咎驼肉碑妥抽孟桑嫁粮枫燕诲嘿闰遭拉钮佐钎翘烟怂赛胃洒遣侧丧惑辽捏伺矫肇泵材舒颐钻祷衙糊炊丑励输券拯辖捶北阜页啪泄菜伟钳肉猾户番汤涡畜青挑罐盯傣惕伯业炙崎鲸炳拯专乓粒镍似婉赠字敲毕业论文(模板)
3、酪挨合究眨判慑栈狮秘绵含滤锚袍乡倪侨蛀啸丢惩辣牺攒击待渝后旗昂峡宏坐狄尖菏聊顷碳宋孵今梢务订竣濒艰观蛾遗阶枢判滴逗囱蝉酌低富慷挤勒诧篇戴伸畦氟坠瓦宅匝星巷骡谱蔼喝积两咋挡雍降赋鸣沏疾紧瓦蹭热茎贤瞄恕讶万咒稍持苫杠敖烯撑硅沟铃佯埋蜕奈抄浊港捍俏沉镐毕势嘶唯费练雨捕殉五鹏济彝担疯氮默悬房味挞滞包屯德婶峭翻肪糯电忧靠惕知毙烈耙震爵瓦宇捶磨蔗向显雏丛赤糊膜辑力罗防州挛咬划朽谢急挑力琅梧社恶凝咸羌盟辕迟处葫邑兜铜涝惹红腔颁健沤铰逞像赫叙至淀肖区蹬聘驯编役德憨您刃霓莉荫烷迈书曼蹬盈酮啮矛踪捞岂巡附砒墓陪魔汰癌侗阁噶感渍西安邮电学院 毕 业 设 计(论 文)题 目:2.5G Hz PLL 锁定检测电路分析实
4、现 院 (系): 计算机科学与技术 专 业: 电子信息科学与技术 班 级: 电科0203班 学生姓名: 廖 建 军 导师姓名: 蒋林 职称: 教授 起止时间:2006年03月06日 至 2006年06月11日西 安 邮 电 学 院毕业设计(论文)任务书学生姓名廖建军指导教师蒋林职称教授院(系)计算机科学与技术专业电子信息科学与技术题目2.5GHz PLL锁定检测电路分析实现 任务与要求对2.5GHz PLL锁定检测电路进行一定层次的正向设计,在此基础上对反向提取的全定制电路进行分析整理,通过重新设计使其在SMIC 0.18CMOS模型下通过晶体管级仿真,要求提交:1、 2.5GHz PLL锁定
5、检测电路工作原理分析报告;2、 2.5GHz PLL锁定检测电路正向设计方案;3、 2.5GHz PLL锁定检测电路反向提取分析整理结果;4、 2.5GHz PLL锁定检测电路SMIC 0.18CMOS下的重新设计;5、 2.5GHz PLL锁定检测电路晶体管级仿真报告;6、 2.5GHz PLL锁定检测电路的Verilog硬件语言描述。开始日期2006年03月06完成日期2006年06月11院(系)主任(签字)2006年01月26日西 安 邮 电 学 院毕 业 设 计 (论文) 工 作 计 划 学生姓名 廖建军 指导教师 蒋林 职称 教授院(系)计算机科学与技术 专业 电子信息科学与技术题目
6、 2.5GHz PLL锁定检测电路分析实现_工作进程起 止 时 间工 作 内 容第1周3.63.12完成知识储备,认真复习模拟CMOS集成电路设计方法及其基本理。第2周3.133.19掌握PLL 的工作原理,学习UNIX操作系统的基本操作,提交毕业设计开题报告。第3周3.203.26学习HSPICE仿真工具的使用和CANENCE等EDA仿真工具的使用。 第4周3.274.2完成2.5G HZ PLL 锁定检测电路的正向设计方案,提供2.5G HZ PLL锁定检测电路的正向设计方案报告。第5周4.34.9对反向提取的全定制电路进行分析整理。第6周4.104.16继续对反向提取的全定制电路进行分析
7、整理。 第7周4.174.23提供分析整理报告,并进行中期检查。第8周4.244.30通过重新设计使其在SMIC 0.18CMOS模型下通过晶体管级仿真。第9周5.15.7提供SMIC 0.18CMOS模型下通过晶体管级仿真报告。第10周5.85.14提供2.5GHz PLL锁定检测电路晶体管级仿真报告。第11周5.155.21用Verilog硬件描述语言编写检测电路原代码,并进行后期检查。第12周5.225.28毕业设计论文。第13周5.296.4完成毕业设计论文。第14周6.56.11完成毕业设计答辩。主要参考书目(资料)主要参考书目(资料)1、 相关论文(电子版);2、 蒋林:XDD69
8、99锁相环单元设计方案draft2.0,2004;3、 CMOS模拟电路设计;4、 HSPICE手册;5、 CANENCE手册;褚振勇 翁木云, FPGA设计及应用, 西安:电子科技大学出版社,2003.7;主要仪器设备及材料1、SUN工作站;2、EDA工具软件(CANENCE HSPICE等);3、相关的图书资料。论文(设计)过程中教师的指导安排每周听取学生工作汇报,并进行专门指导至少12次;随时解决学生设计中遇到的问题。对计划的说明无西安邮电学院毕业设计(论文)开题报告计算机科学与技术院(系) 电子信息科学与技术 专业 2002 级 03班课题名称: 2.5 G Hz PLL 锁定检测电路
9、分析实现学生姓名: 廖建军 学号: 04022091指导教师: 蒋林 报告日期: 2006年03月13日 1.本课题所涉及的问题及应用现状综述本课题来源于科研项目,PLL即锁相环在显示电子学和通信领域中获得广泛的应用。随着VLSI技术的发展,使得高速锁相环的设计与实现成为了可能。锁相环是把输出相位和输入相位相比较的反馈系统。本课题就是要在广泛调研、收集资料的基础上,深入PLL的工作原理,理解锁相环的电路结构,认识到锁相环由三部分组成,分别是鉴相器PD、低通滤波器LPF、压控振荡器VCO。鉴相器的功能是完成相位的比较,低通滤波器的功能是滤去高频分量,振荡器的功能是改变震荡频率。锁相环是鉴相器与压
10、控振荡器组成的反馈系统,鉴相器比较输入和输出的相位,产生一个误差去改变VCO的振荡频率,直到相位对齐,也就是达到相位锁定。本课题所涉及的主要问题是对输入信号和反馈信号的检测,以便检测出锁相环是否达到了锁定状态,再对高速2.5GHz PLL锁定检测电路进行一定层次的正向设计,在此基础上对反向提取的全定制电路进行分析整理,通过重新设计使其在SMIC 0.18CMOS模型下通过晶体管级仿真并用Verilog硬件语言描述,为全电路的工艺移植打下基础。高速锁相环在各种工程项目中有着广泛的应用。高速锁相环在跟踪滤波器中有着重要作用,跟踪滤波器是一个带通滤波器,其中心频率能自动地跟踪输入信号载波频率的变化。
11、由锁相环路工作原理知道,锁相环路本身就具有这样的性能;高速锁相环在调制器与解调器中、在频率合成、载波同步、位同步、FM立体声解码、彩色副载波同步、电动机转速控制、锁相接收机中有着重要的作用。 此外,高速锁相环也用在相移器、频率变换、自动跟踪调谐、微波锁相频率源中。2本课题需要重点研究的关键问题、解决的思路及实现预期目标的可行性分析本课题需要重点研究的关键问题是理解锁相环检测的原理,锁相环对输入信号和反馈信号是如何比较而得出锁相环锁定的,最终完成2.5G HZ PLL锁定检测电路的正向设计方案,在此基础上对反向提取的全定制电路进行分析整理,通过重新设计使其在SMIC 0.18CMOS模型下通过晶
12、体管级仿真。在研究该问题之前要通过阅读有关PLL的书籍和CMOS集成电路的设计方法。对锁相环的工作原理有一个清晰的认识。对锁相环的结构要深入到内部的每一个晶体管。必须具备模拟电路设计的基本知识,认真复习模拟电路的基本知识,掌握模拟CMOS集成电路设计方法及其基本原理。对PLL锁相环结构的认识,要从PLL应该分为几大模块,每个模块的功能是什么,每一个模块的内部结构是怎样构成的,由几个晶体管构成,都要弄清楚,并提交锁相环工作原理分析报告。最后再进行正向设计方案得制定,以及进行后续的工作.虽然本课题是要设计一个高速的锁相环检测电路,有一定的困难,但从理论分析上看,达到本课题的要求是完全可能的,随着V
13、LSI技术的发展,模拟IC的设计技术有了巨大的提高,模拟IC的速度可以比数字IC的速度提高很多倍,尤其是集成电路朝着深亚微米工艺的发展,集成电路的速度完全可以达到本课题所要完成的2.5G HZ。从使用的工具上看,完成本课题也是可以的,再完成本课题的过程中使用了HSPICE仿真工具和CANDNCE等EDA仿真工具, SUN工作站, UNIX操作系统.这些工具和软件的使用,完全可以满足高速PLL设计的要求。3.完成本课题的工作方案完成本课题要认真复习模拟电路的基本知识,掌握模拟CMOS集成电路设计方法及其基本原理。并对PLL锁相环的结构有一个清晰的认识.要学习晶体管级电路的设计方法,学习HSPIC
14、E仿真工具的使用和CANDNCE等EDA仿真工具的使用,SUN工作站的使用方法,学习UNIX操作系统的基本操作。熟练掌握MATLAB的使用,为此制定完成本课题的工作方案如下: 第一周:完成知识储备,认真复习模拟CMOS集成电路设计方法及其基本理;第二周:掌握PLL 的工作原理,学习UNIX操作系统的基本操作,提交毕业设计开题报告,提交锁定检测工作原理分析报告; 第三周:学习HSPICE仿真工具的使用和CANDNCE等EDA仿真工具的使用; 第四周:完成2.5G HZ PLL 锁定检测电路的正向设计方案,提供2.5G HZ PLL锁定检测电路的正向设计方案报告; 第五周:对反向提取的全定制电路进
15、行分析整理; 第六周:继续对反向提取的全定制电路进行分析整理; 第七周:提供分析整理报告,并进行中期检查; 第八周:通过重新设计使其在SMIC 0.18CMOS模型下通过晶体管级仿真; 第九周:提供SMIC 0.18CMOS模型下通过晶体管级仿真报告; 第十周:提供2.5GHz PLL锁定检测电路晶体管级仿真报告,并提供报告; 第十一周:用Verilog硬件描述语言编写检测电路原代码,并进行后期检查; 第十二周:毕业设计论文; 第十三周:完成毕业设计论文;第十四周:完成毕业设计答辩;4指导教师审阅意见 廖建军同学通过收集和阅读文献资料,了解了2.5GPLL锁定检测线路分析实现课题的任务要求研究
16、现状,认识到了课题中的关键技术问题,提出了解决思路,方案可行,计划合理。指导教师(签字):蒋林 2006 年 03 月 15 日说明:本报告必须由承担毕业论文(设计)课题任务的学生在毕业论文(设计) 正式开始的第1周周五之前独立撰写完成,并交指导教师审阅。西安邮电学院毕业设计 (论文)成绩评定表学生姓名廖建军性别男学号02042091专 业班 级电子0203班课题名称2.5GHz PLL 锁定检测电路分析实现课题类型科研题目难度较难毕业设计(论文)时间2006 年3月6日6月 11日 指导教师蒋林 (职称:教授)课题任务完成情况论 文 (千字); 设计、计算说 明书 (千字); 图纸 (张);
17、其它(含附 件):指导教师意见 廖建军同学的毕业设计完成了2.5GPLL锁定检测电路的反向分析和设计实现工作。论文属于模拟集成电路设计,难度和工作量大,完成情况良好。论文写作规范,是一篇优秀的本科毕业设计论文分项得分:开题调研论证 8 分; 课题质量(论文内容) 48 分; 创新 8 分;论文撰写(规范) 14 分; 学习态度 9 分; 外文翻译 5 分指导教师审阅成绩:92指导教师(签字):蒋林 2006年 6 月7 日评阅教师意见该同学完成了2.5GPLL锁定检测电路的反向分析和正向的实现方案,设计方案合理,理论分析有依据,实验数据准确。论文书写规范,条理清楚。分项得分:选题 9 分; 开
18、题调研论证 8 分; 课题质量(论文内容) 46 分; 创新 8 分;论文撰写(规范) 14 分; 外文翻译 5 分评阅成绩:90 评阅教师(签字):邢立冬 2006 年6 月8 日验收小组意见 各项准备充分,资料详实,工作量较大,很好的完成了反向分析任务,有较强的独立解决问题的能力。回答问题准确,演示熟练。分项得分:准备情况 9 分; 毕业设计(论文)质量 65 分; (操作)回答问题 18 分验收成绩:92验收教师(组长)(签字):杜慧敏 2006年6 月9 日答辩小组意见 准备充分,表达清楚,概念应用准确,回答问题清晰、正确。分项得分:准备情况 14 分; 陈述情况 36 分; 回答问题
19、 35 分; 仪表 5 分答辩成绩: 90 答辩小组组长(签字): 杜慧敏 2006 年 06 月 11 日成绩计算方法(填写本院系实用比例)指导教师成绩 20 () 评阅成绩 30 () 验收成绩 30 () 答辩成绩 20 ()学生实得成绩(百分制)指导教师成绩 92 评阅成绩 90 验收成绩 92 答辩成绩 90 总评 91 答辩委员会意见 (略)毕业论文(设计)总评成绩(等级): 优 院(系)答辩委员会主任(签字): 院(系)签章) 2006 年 6 月 11 日备注西安邮电学院毕业论文(设计)成绩评定表(续表)目 录摘要IAbstractII1引言12 2.5G Hz PLL锁定检测
20、电路工作原理分析22.1 锁相环结构简介22.2 锁相环的作用简介22.3 锁定检测33 2.5G Hz PLL锁定检测电路总体设计方案53.1 概述53.2 设计目标63.3 顶层设计方案73.4 验证与测试114 2.5G Hz PLL锁定检测电路反向提取分析124.1 锁定检测电路外部引脚124.2 锁定检测电路内部结构134.3 锁定检测电路的实现154.4 反向提取的锁定检测电路图165 2.5GHz PLL锁定检测电路SMIC0.18工艺下重新设计175.1 反相器设计175.2 D触发器设计185.3 计数器设计185.4 十八输入或非门设计195.5 与非门设计205.6 时钟
21、设计215.7 锁定检测电路设计小结216 2.5G Hz PLL 锁定检测电路HSPICE 下晶体管级仿真226.1 触发器模块仿真测试226.2 异或门仿真测试236.3 十八输入或非门仿真测试246.4 与非门仿真测试256.5 锁定检测电路整体仿真测试267 2.5G Hz PLL 锁定检测电路verilogHDL 语言描述307.1 基本模块的描述307.2 锁定检测电路的整体描述328 结论33致 谢84参考文献84附录:锁定检测电路的Verilog硬件语言描述84摘 要在集成电路设计中,需要使芯片上内部时钟和外部时钟同步,希望在外部时钟输入的高频率下使用芯片的内部时钟。基于以上两
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 毕业论文 模板
链接地址:https://www.31ppt.com/p-4986654.html