第7章时序逻辑电路.ppt
《第7章时序逻辑电路.ppt》由会员分享,可在线阅读,更多相关《第7章时序逻辑电路.ppt(79页珍藏版)》请在三一办公上搜索。
1、第 7 章时序逻辑电路,第7章 时序逻辑电路 第1节 双稳态触发器 第2节寄存器 第3节计数器 第4节555定时器及其应用 第5节时序逻辑电路应用举例,第7章 重点,各种触发器,包括符号、功能、触发方式数码寄存器、移位寄存器的电路组成和工作原理计数器的电路组成和工作原理(加法计数器、减法计数器、二进制、十进制、其它进制)555定时器的三种基本应用,时序逻辑电路:含有双稳态触发器的逻辑电路称为时序逻辑电路,双稳态触发器是数字电路的基本部件之一,它具有记忆和存储的功能。,有记忆功能,第1节 双稳态触发器,双稳态触发器(简称触发器)是由门电路加上适当的反馈而构成的逻辑部件。,触发器输出端有两种可能的
2、稳定状态:0、1,触发器的输出状态不只取决于当时的输入,还与以前的输出状态有关;它是有记忆功能的逻辑部件。,一、RS触发器,反馈,1、基本RS触发器,输入RD=0,SD=1时,若原状态:,1,1,0,0,1,0,1,0,输出仍保持:,输入RD=0,SD=1时,若原状态:,0,1,1,1,1,0,1,0,输出变为:,输入RD=1,SD=0时,若原状态:,1,0,1,0,1,0,1,1,输出变为:,输入RD=1,SD=0时,若原状态:,0,0,1,1,0,1,0,1,输出保持:,输入RD=1,SD=1时,若原状态:,1,0,1,1,1,0,0,1,输出保持原状态:,输入RD=1,SD=1时,若原状
3、态:,1,1,0,1,1,0,输出保持原状态:,输入RD=0,SD=0时,输出全是1,但当RD=SD=0同时变为1时,翻转快的门输出变为0,另一个不得翻转。,基本触发器的功能表,基本RS触发器的输出状态随时随输入状态的变化而变化,是由输入端直接以电平的方式触发改变触发器的状态,是直接低电平触发方式,逻辑符号中输入端靠近矩形框处的非号“”说明它是用低电平触发。,2、钟控 RS触发器,CP=0时,0,触发器保持原态,CP=1时,1,RS触发器的功能表,简化的功能表,Qn+1-下一状态(CP过后)Qn-原状态,同步RS触发器是电平触发方式,在CP的高电平期间,触发器的输出随输入的变化而变化;在CP的
4、低电平期间,输入信号被封锁,触发器保持不变。由于控制门的倒相作用,同步RS触发器是用高电平去复位和置位的。,例:画出RS触发器的输出波形。,CP,R,S,Q,使输出全为1,CP撤去后状态不定,JK触发器的功能最完善,有两个控制端J、K。,二、JK触发器,CP,1,JK触发器的结构,JK触发器的功能,被封锁,保持原态,J=K=0时:,JK触发器的功能,相当于T触发器T=1,J=K=1时:,JK触发器的功能,Qn=0时,Qn+1=1,J=1,K=0时:分两种情况(Q=0,Q=1),JK触发器的功能,Qn=1时,F主被封保持原态,Qn+1=1,JK触发器的功能,Qn+1=0,同样原理:,J=0,K=
5、1时:,功能表,逻辑符号,时序图,CP,K,J,Q,保持,翻转,1、什么是双稳态触发器?2、触发器有哪几种触发方式?3、什么是空翻现象?,习题:P372 7.6.3,7.6.5,思考题,三、D触发器,CP=0时,a、b门被堵,输出保持原态:,0,CP=1时,a、b门被打开,输出由D决定:,若D=0,1,0,1,1,0,0,1,CP=1时,a、b门被打开,输出由D决定:,若D=1,1,1,0,0,1,1,0,功能表,逻辑符号,例:画出D触发器的输出波形。,CP,D,Q,四 T触发器,T触发器的真值表,T=1时,每来一个CP脉冲触发器就翻转一次,T触发器具有记忆功能和计数功能,T触发器,T触发器,
6、P346 例子,S,集成D触发器及其应用,例:四人抢答电路。四人参加比赛,每人一个按钮,其中一人按下按钮后,相应的指示灯亮。并且,其它按钮按下时不起作用。,电路的核心是74LS175四D触发器。它的内部包含了四个D触发器,各输入、输出以字头相区别,管脚图见下页。,1Q,1D,2Q,2D,GND,4Q,4D,3Q,3D,时钟,请零,UCC,公用清零,公用时钟,74LS175管脚图,+5V,D1,D2,D3,D4,CLR,CP,CP,赛前先清零,输出为零发光管不亮,D1,D2,D3,D4,CLR,CP,+5V,CP,反相端都为1,1,D1,D2,D3,D4,CLR,CP,CP,+5V,若有一按钮被
7、按下,比如第一个钮。,0,0,这时其它按钮被按下也没反应,第2节 寄存器,一、数码寄存器,四位数码寄存器,并行输入并行输出,二、移位寄存器,所谓“移位”,就是将寄存器所存各位 数据,在每个移位脉冲的作用下,向左或向右移动一位。根据移位方向,常把它分成左移寄存器、右移寄存器 和 双向移位寄存器三种:,根据移位数据的输入输出方式,又可将它分为串行输入串行输出、串行输入并行输出、并行输入串行输出和并行输入并行输出四种电路结构:,串入串出,串入并出,并入串出,并入并出,j,四位串入-串出的左移寄存器,初始状态:设A3A2A1A0 1011,在存数脉冲作用下 Q3Q2Q1Q0 1011。,D0 0,D1
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 时序 逻辑电路
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-4951946.html