中规模集成电路的应用实验报告.docx
《中规模集成电路的应用实验报告.docx》由会员分享,可在线阅读,更多相关《中规模集成电路的应用实验报告.docx(20页珍藏版)》请在三一办公上搜索。
1、实验题中规模集成电路的应用实验时2019年10月30日、实验目的 1.74ls138 74ls139 74ls148 功能验证;2.用74ls138 74ls139实现全加器、全减器.实验环境 (1) +5V直流电源(2)逻辑电平开关(3)逻辑电平显示器 (4) Multisim ISIS (5)集成芯片 74ls138,74ls139, 74ls148, 74ls20、74ls00 (6)直流数字电压表三、实验内容与步骤1. 74ls139功能验证基本功能验证:如右图U1B iEb-m-Kay S-pico2. 74ls148功能验证基本功能验证:如下图3.用74ls138以及74ls00实
2、现全加器、全减器(1)实验分析:74ls138三个输入对应8个输出,意思就是一个3位的二进制输入对应一个10进制的一位例如ABC输 入111那他那边的Y就会输出对应的一个位置如果ABC译码 为8那Y里面就有一个位被弄为低电平。74ls138就是38译 码器,是TTL系列的,也就是74系列,有三个输入端A0, A1,A2,其中A2是高位,输出是八个低电平输出Y0 Y7, 工作电压一般的5V。(2)用74ls138、74ls00实现全加器电路图如下:(4)全减器真值表:用74LS138、74LS00实现全减器电路图如下:四、实验总结通过本次课程设计对全加器器的设计和实现,确实积累 和总结了不少的经
3、验,锻炼了我的独立工作和实际动手能力, 加深了对全加器工作原理的认识,提高了对复杂的综合性实 践环节具有分析问题、解决问题、概括总结的实际工作能力。经过这次短暂的实验报告,使我从中学到了不少的道理, 真正的理解到,理论与实践之间还是有很大的距离,这必将 有利于我们以后的学习。使我明白,在以后的学习中,要不 断的完善自己的知识体系结构,注意理论与实践的结合,学 知识关键是要学活,而不能死记死搬书本上的知识,关键是 要会灵活应用,这样所学到的东西才真正的学以致用,才达 到了学习的真正目的!实验题目中规模集成电路的应用(二)实验时间2019 年 11月6日、实验目的(1)74LS247 74LS24
4、8 74LS85 74LS283 基本功能验证。(2)用74LS283实现8421码转为余3码。二.实验环境(1) +5V直流电源(2)逻辑电平开关(3)集成块74LS248(4) Multisim ISIS三、实验内容与步骤1.74ls247是4线段译码器/驱动器(BCD输入,OC,15V)2.74LS248是4线一段译码器/驱动器(BCD输入,有上拉 电阻),输出端(a-g)为低电平有效,可直接驱动指示灯或 共阴极LED。3.74ls85两个位数相同的二进制数进行比较4.74ls283可进行两个4位二进制数的加法运算,每位有和 输出E1E4,进位由第四位得到C4.四.实验过程与分析 74l
5、s247 验证如右图74ls248 验证74ls85验证如下图如下图74ls283将8421码转为余3码二(如右图),.5J1端为输入8421码端。灯XI、-.lliiirX2、X3、X4分别代表余三循环码的四位高低电平,灯亮代表高电平1,灯灭代表低电平0(如下图)输入为8421码制的0111时输出为相对应的余三码制的 应为1111,结果如下图:_ZT号 样L= IJXX L, ira:I . * ” *F ”:丽:: , I、, , -U-,|皆 E F E:M:*g-呆-X悟切伽:.|工三二小:兰,R;1五、实验总结实验前一定要做好预习工作,在具体的实验操作过程中 一定要细心,比如在引脚设
6、定时一定要做到“对号入座”,曾 经自己由于管脚插反了,耗费了很多时间。实验中遇到的各种大小问题基本都应自己独立排查解 决,这对于自己独立解决问题的能力也是一个极大地提高和 锻炼。实验题目计数器的应用()实验时间2019年11月27日、实验目的用74LS74 74LS112组成异步4位二进制加法和减法计数器二.实验环境Multisim ISIS三、实验内容与步骤LW厂土?歪土理土外村L74LS741M加法器(左图)74LS74法器(左图)74LS112加法器(下图)74LS112减法器(下图)二 E 1七- LX .-.ireE.财 JCJIW - 置: 3r.J J=.I|L如EMRL iJE
7、X . .,m:芝:M;3 丁阵*MH.JE-t三四、实验过程与分析(1)用74ls74构成4位加法计数器:首先需要4个d触发器,然后将d触发器接成t触发器,即 把q接到d。同时把q在接到下一个d触发器的脉冲上。也 就是说只有第一个d触发器要接外来脉冲,其他三个d触发 器的脉冲都来自于上一个d触发器的q,接外来脉冲的那个 d触发器的输出是最低位。(2)用74ls74做4位减法计数器:同样将4个d触发器接成t触发器,只不过这回是将q接到 下一个d触发器的脉冲上。(3)用74ls112做4位加法计数器:74ls112是jk触发器,它做4位加法计数器的思路和d触发 器一样,就是先把自己连成t触发器,
8、也就是只保留翻转功 能,所以把每个jk触发器的j,k都输入为1。同样需要4个 jk触发器,但是jk触发器的脉冲是下降沿有效,所以和就和 前面相反了,q接脉冲才是加法器,q接脉冲是减法器。五、实验总结1.实验设计选择电路芯片时,应该先了解芯片的构造,原理, 主要用途。像本实验要求用74LS74和74ls112芯片。通过了 解可知道到74LS74是D触发器,74ls112是JK触发器。做实验设计时,应该按步骤设计:列真值表f根据真值表列出 逻辑函数表达式并化简f根据化简了的逻辑表达式画出逻辑 电路图,选择适当的电路芯片合理布线设计实验线路。实验题目计数器的应用(二)实验时间2019年12月4日、实
9、验目的74ls161 74ls160 基本功能验证,用 74ls161 74ls160 分别 构成模12,模7计数器二.实验环境Multisim ISIS三、实验内容与步骤74ls160:1.用于快速计数的内部超前进位2.用于n位级联的进位输出3.同步可编程序4.有置数控制线5.二极管箝位输入6.直接清零同步计数74ls160是十进制计数器,也就是说它只能记十 个数从0000-1001(0-9)到9之后再来时钟就回到0,首先是clk,这是时钟之后是rco,这是输出,MR是复位低电频有效(图上接线前面花圈的都是低电 平有效)load是置数信号,当他为低电平时,在始终作用 下读入D0到D3。为了使
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 中规模集成电路 应用 实验 报告
链接地址:https://www.31ppt.com/p-4937121.html