一种高速CMOS全差分运算放大器.docx
《一种高速CMOS全差分运算放大器.docx》由会员分享,可在线阅读,更多相关《一种高速CMOS全差分运算放大器.docx(4页珍藏版)》请在三一办公上搜索。
1、一种高速CMOS全差分运算放大器朱小珍,朱樟明,柴常春(西安电子科技大学微电子研究所,西安710071)1引言运算放大器(简称运放)是模拟电路的一个最通用的单元。所谓全差分运放是指输入和输出都是差分信号 的运放,它同普通的单端输出运放相比有以下几个优点:更低的噪声;较大的输出电压摆幅;共模噪声得 到较好抑制;较好地抑制谐波失真的偶数阶项等。所以高性能的运放多采用全差分形式。近年来,全差分 运放更高的单位增益带宽频率及更大的输出摆幅使得它在高速和低压电路的应用有更多的吸引力。随着日 益增加的数据转换率,许多应用需要高速的模数转换器(ADCs),而高速ADCs需要高增益和高单位增 益带宽运放来满足
2、其系统精度和快速建立的需要。速度和精度是模拟电路两个最重要的性能指标,然而, 对电路这两方面的优化会导致相互矛盾的结果1】。所以同时满足这两方面的要求是困难的。折叠共源共栅 技术可以较成功地解决这一难题,这种结构的运放具有较高的开环增益及很高的单位增益带宽。全差分运 放的缺点是它外部反馈环的共模环路增益很小,输出共模电平不能精确确定,因此,一个额外的共模反馈 环常常是必要的,包含共模反馈环的电路称为共模反馈电路(CMFB)2,32电路结构的选取设计一个全差分运算放大器首先要根据其用途选取一种合适的电路结构。对于高速的运算放大器,希望其 在低的电源电压下有尽可能高的单位增益频率,还要考虑开环增益
3、、建立时间、输入共模范围、输出摆幅、 共模抑制比、电源抑制比、功耗等方面性能的限制。图1是目前常见的几种全差分运算放大器【46】。图1(a)为一种简单的两级全差分运放,其差分输出摆幅为 2Vsup4Vds,sat,其中Vsup是电源电压,Vds,sat是晶体管工作在饱和区的最小Vds。显然它的输出摆幅在各 种全差分运放结构中最大。该结构的缺点是频率特性差(带宽小、速度受限)、功耗大、电源抑制比和共 模抑制比差。图1(b)为套筒式共源共栅全差分运放,它的优点是:频率特性好,因为它的次极点值为gm3/CL1, CL1为 M3或M4源极节点寄生电容,其值远小于图1(a)的CL,故图1(b)的次主极点
4、要远大于图1(a)的次主极点, 从而带宽更宽、速度更快;在所有结构中功耗最低,因为这种结构只有两条电流支路。缺点:共模输入范 围及输出摆幅太小,不适于低压工作。图1 (c)是折叠式共源共栅全差分运放。它的优点主要有:频率特性和套筒-级联结构相近,因为其次极 点值为gmg/CL1, CL1为M10或M11漏极节点的寄生电容,和图1 (b)的相近;共模输入范围及输出摆幅 均远大于套筒-级联结构的对应值。其中输出摆幅为2Vsup-8Vds,sat-4Vmargin,共模输入范围 VT+Vds,satVincomVsup。缺点:有4条电流支路,功耗大于套筒-级联结构。从应用角度考虑,所设计的运放要求有
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 一种 高速 CMOS 全差分 运算放大器

链接地址:https://www.31ppt.com/p-4929320.html