Xilinx ISE 13 笔记04 引脚约束的实现.docx
《Xilinx ISE 13 笔记04 引脚约束的实现.docx》由会员分享,可在线阅读,更多相关《Xilinx ISE 13 笔记04 引脚约束的实现.docx(8页珍藏版)》请在三一办公上搜索。
1、第四引脚约束和时序约束的实现引脚约束:将顶层设计的逻辑端口和FPGA的物理引脚进行映射,步骤如下:(1)在Design面板下的View的单选按钮,将其从前面的Simulation,切换到Implementation。Des:etii i5 xDViOInpl e m ent a + i o:. SimikLati iSHierarchyI 间 counter-器 xc3 s400-4pq 2-OB白”回品 top (top.y)lnst_d iv_clk - div_cllc (div_clkv Inst_counii&rSb - counierSb I13rrr(2)(3)在Hierarch
2、y面板窗口中,选择top文件名,右击,New Source出现 New Source Wizard 窗口,文件类型:Implementation Constraints File,文件 名:topllorw InfoImplementstiofi C-on&traintB FileI 铲 ChipScoe Defir Men and Connection FileEq IP (CORE Generater & ArchitecEurs- Wizard!Q MEM File时 Schematic=Uebit DocumentS Aferilog Module构 Aferilo-g Te Fixt
3、ure2 VHDL Module心 V1HDL Libra7 V1HDL Packageg V1HDL Teil Eenezh髭 Erribfrd d&d Processor(4)Finish, Hierarchy 中出现 top.ucf 文件。Hierarchy!回counterIQ- O xc3s4O&-4pq2O8H-园晶 top (topv)ln5t_div_clk - div_clk (div_clkE ln&t_Gounter3b - CounterSbtop.ucf(5) 在 Hierarchy 窗口中,选择 top,然后在 Processes 窗口下,选择 User Const
4、raints选项,展开,选择 I/O Pin Planning(PlanAhead)-Post-Synthesis 选项,双击View: aImplement at i-Sin心Mi q;Hirairc=hy回 tounterQ翠s400-4p q 20S-0HA top (top.vV lnst_div_clk - div_clk (div_clk 可nst_co-u nter2h - cojnterSb I 苛 top.ucfrrrProcesses.! top司View Command Line Lo.司View HDL Instantiation .白.蓍? User Constrsi
5、nis密 Create Timing Constrai.I/O Pin klanning (PlanA.。/O Pin Planning (PlanA.瓦 Floorplan Area/l:O/L- d Synth-esize - XST JiRTL Schematic一*TLI商I/O Pin Planning (Pl an Ahead - PbEt-S-ynthesisrrr(6)出现ISE Project Navigator对话框,由于已经生成.ucf文件,选择Yes(7)出现对话框,单击OK。(8)出现PlanAhead工具主界面(第一次等很久),Close。下面准备在PlanAhea
6、d软件中实现I/O引脚位置的约束,查板子原理图和引脚约束文件。步骤如下:(1)对应每个信号行,在Site栏下,分别输入FPGA引脚的名字,然后在I/O Std 栏下,输入LVCOMS33,作为设计中所有I/O引脚的标准。Clack KagiLdJT-arricRoUCol THISI/D Eariks口1IGIO005. &四n iLsan1063S0I220f皿HITS300.-AsunQJX2jl Fr upsr tifl=S召 ClckjuG counter 11 Output tr2 OutputF2P3FlP5F7FLO*wrPllLCH05353.512 SLOTLVCIW5252
7、.52 5MTLH他魂5LVCH0525LKNOEJSLVCN。魂 5注意:也可以采用下面的方法,约束I/O引脚的位置。如下图,在I/O Ports窗口 中选中需要约束的端口,然后用鼠标将其拖拽到Package窗口所显示器件的相应 的封装的位置,如此重复,知道为顶层设计的每个端口都分配了 FPGA的引脚位 置。然后为每个引脚分配I/O Std为LVCMOS33。回1E0TOuu瓦6回2EuTl106回3EuT220i回4EuT330S p;vnfl1I/O FartsllameDir IFeg Li_PairSiteBank I/i) StdVcc 0V曰回 All ports (5)/心Iw
8、 1日counterOutput /6 LVCM0S2525Ek_P506 LVCN0S2525!郭D e.:iiiTL*fer 1 OutputLVCN0S2525-C coiiTiter 2 IJutputLVCNDS2525白-P Scalar ports (2J当在FPGA映射了相应的位置后,在工具栏选择放大按钮,可以在所分配FPGA 引脚内看到“-|-”符号。(2)保存,退出PlanAhead工具界面(3)在Hierarchy窗口中,选择top.ucf文件,然后在Processes窗口中,选择UserConstraints,展开,双击 Edit Constraints(Text选项。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Xilinx ISE 13 笔记04 引脚约束的实现 笔记 04 引脚 约束 实现

链接地址:https://www.31ppt.com/p-4926490.html