大规模集成电路基础.ppt
《大规模集成电路基础.ppt》由会员分享,可在线阅读,更多相关《大规模集成电路基础.ppt(80页珍藏版)》请在三一办公上搜索。
1、1,主 要 内 容,微电子技术简介 半导体物理和器件物理基础 大规模集成电路基础 集成电路制造工艺 集成电路设计 集成电路设计的CAD系统 几类重要的特种微电子器件 微机电系统 微电子技术发展的规律和趋势,2,3.1 半导体集成电路概述3.2 双极集成电路基础3.3 MOS集成电路基础,3,3.1 半导体集成电路概述,集成电路(Intergrated Circuit,IC)电路中的有源元件(二极管、晶体管等)、无源元件(电阻和电容等)以及它们之间的互连引线等一起制作在半导体衬底上,形成一块独立的不可分的整体电路,IC的各个引出端(又称管脚)就是该电路的输入、输出、电源和地等的接线端。,有源元件
2、:需能(电)源的器件叫有源器件,。有源器件一般用来信号放大、变换等,IC、模块等都是有源器件。无源元件:无需能(电)源的器件就是无源器件。无源器件用来进行信号传输,或者通过方向性进行“信号放大”。容、阻、感都是无源器件,,4,5,集成电路的性能指标:集成度 速度、功耗 特征尺寸 可靠性,功耗延迟积:又称电路的优值,电路的延迟时间与功耗相乘,该值越小,IC的速度越快或功耗越低,性能也好。,特征尺寸:IC中半导体器件的最小尺度,如MOSFET的最小沟道长度或双极晶体管中的最小基区宽度,这是衡量IC加工和设计水平的重要参数,特征尺寸越小,加工精度越高,可能达到的集成度也越大,性能越好。,6,集成电路
3、制造过程中的成品率:,成品率的检测,决定工艺的稳定性,成品率对集成电路厂家很重要,成品率是芯片面积和缺陷密度的函数:,(1)Seed模型,A芯片面积,D缺陷密度,该模型通常适用于面积较大的芯片和成品率低于30%的情况。(2)Murphy模型,面积较小的芯片和成品率高于30%,7,芯片(Chip)指没有封装的单个集成电路硅片(Wafer)包含成千上百个芯片的大圆硅片,8,集成电路的制造过程:设计 工艺加工 测试 封装,集成电路发展的原动力:不断提高的性能/价格比,9,集成电路的关键技术:光刻技术(DUV),缩小尺寸:0.250.18mm,增大硅片:8英寸12英寸,亚0.1mm:一系列的挑战,亚5
4、0nm:关键问题尚未解决,新的光刻技术:EUV SCAPEL(Bell Lab.的E-Beam)X-ray,集成电路发展的特点:性能提高、价格降低,主要途径:缩小器件的特征尺寸 增大硅片面积,10,集成电路产业的发展趋势:独立的设计公司(Design House)独立的制造厂家(标准的Foundary),集成电路类型:数字集成电路、模拟集成电路,数字集成电路基本单元:开关管、反相器、组合逻辑门模拟集成电路基本单元:放大器、电流源、电流镜、转换器等,11,1947年,肖克莱(Shockley)点接触双极型晶体管,1950年,结型晶体管出现,1952年,提出“固体功能块”设想,1958年,C.Ki
5、lby提出硅制作电阻、电容和晶体管,实现内部平面连接,制出了由硅PN结电容、硅电阻器和硅晶体管组成的全硅材料的相移振荡器。,1959年,采用反向PN结隔离的全平面工艺硅半导体集成电路。,1961年,RTL系列的数字集成电路问世,随后,DTL/TTL/ECL/MOS集成电路出现,IC飞速发展,成本下降。,12,2010年0.09-0.07 m的64G DRAM产品投入生产。,1968年试制的MOS存储器和1971年试制成功的微处理器标志着IC技术已进入大规模集成的时代。,1978年,64K动态RAM(DRAM),使单一芯片的集成度超过了10万个晶体管,IC技术进入超大规模时代。,1985年,22
6、5万个晶体管的1Mb DRAM进入单片集成100万个晶体管的时代。,目前,0.25mCMOS工艺技术为主流的微电子技术已进入大生产,可制作256Mb和600MHz的微处理器芯片,集成数在108-109量级。,13,3.2 双极集成电路基础,有源元件:双极晶体管(电子和空穴两种载流子)无源元件:电阻、电容、电感等,优点:双极IC具有速度快、稳定性好、负载能力强等特点,可制作数字IC,又可制作模拟和微波IC,随着多晶硅发射极双极晶体管,GeSi/Si异质结双极晶体管(HBT)等新型器件的发展,双极集成电路的速度已达到上百GHz(1G=109),14,3.1 半导体集成电路概述3.2 双极集成电路基
7、础3.3 MOS集成电路基础,15,3.2.1 集成电路中的双极晶体管3.2.2 双极数字集成电路3.3.3 双极模拟集成电路,16,3.2.1 集成电路中的双极晶体管,制备要求:器件制作在同一硅片上,要求器件相互间电绝缘而成为各自相互独立的器件,再用金属导电薄膜将他们按电路要求相互链接起来。隔离区,隔离方法:反向PN结隔离 全介质沟槽隔离 等平面PN结-介质混合隔离 场氧隔离,17,PN结隔离的平面NPN双极晶体管的剖面图,P衬底,N+隐埋层,N-外延层,P型层,N+层,18,19,使用目的:放大晶体管/开关晶体管放大管工作电压20V,BVceo=25V,BVcbo=50V开关管工作电压5V
8、,20,两种晶体管均制作在高电阻率的硅外延层上。,轻掺杂外延层目的:提高收集结的反向击穿电压;获得易于控制的高性能收集区;高掺杂埋层:提高收集极的导电性能,降低收集极串联电阻;,21,放大管击穿电压较高:外延层厚度和电阻率较大,其芯片面积较大。,22,3.2.1 集成电路中的双极晶体管3.2.2 双极数字集成电路3.3.3 双极模拟集成电路,23,在数字集成电路中,完成各种逻辑运算和变换的电路称为逻辑电路,组成逻辑电路的基本单元是门电路和触发器电路。根据基本单元电路工作特点的不同,大致可分为:(1)饱和型逻辑集成电路 电阻耦合型电阻-晶体管逻辑(RTL)二极管耦合二极管-晶体管逻辑(DTL)高
9、阈值逻辑(HTL)晶体管耦合晶体管-晶体管逻辑(TTL)合并晶体管集成注入逻辑(I2L)(2)抗饱和型逻辑集成电路 肖特基二极管钳位(TTL)发射极功能逻辑(EFL)(3)非饱和型逻辑集成电路 电流型逻辑(CML)即发射极耦合逻辑ECL 互补晶体管逻辑CTL 非阈值逻辑NTL 多元逻辑DYL,24,补充:逻辑代数的三种基本运算,三种基本运算是:与、或、非(反)。,1.与运算,可用开关图来说明:,该图代表的逻辑关系是:决定事件的全部条件都满足时,事件才发生这就是与逻辑关系。,用1表示开关接通,1表示灯亮,可得如下真值表:,在函数式中,用.表示与运算,记做,Y=A.B 或Y=AB,逻辑符号:,A,
10、B,Y,只有输入全为1时,输出才为1,它们都有集成门电路与之对应。,25,2.或运算,该图代表的逻辑关系是:决定事件的全部条件至少有一个满足时,事件就发生这就是或逻辑关系。,输入有一个为1时,输出就为1,在函数式中,用 表示或运算,记做,Y=AB,逻辑符号:,A,B,Y,真值表,26,3.非门,该图代表的逻辑关系是:决定事件的条件满足时,事件不发生这就是非逻辑关系。,真值表,在函数式中,用_ 表示非运算,记做,逻辑符号:,A,Y,国外符号:,27,4.一些常用的复合逻辑运算,用两个以上基本运算构成的逻辑运算。包括与非、或非、与或非、异或和同或运算。和三个基本运算一样,它们都有集成门电路与之对应
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 大规模集成电路 基础
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-4899149.html