毕业设计论文基于FPGA的直接数字频率合成器设计.doc
《毕业设计论文基于FPGA的直接数字频率合成器设计.doc》由会员分享,可在线阅读,更多相关《毕业设计论文基于FPGA的直接数字频率合成器设计.doc(48页珍藏版)》请在三一办公上搜索。
1、毕业设计说明书 题 目 基于FPGA的频率合成器设计 系 别 机械电子工程系 姓 名 学 号 指导教师 20 年 月 日 35频率合成器基于FPGA的直接数字频率合成器的设计frequency synthesizerThe Design Of direct digital frequency synthesizer Based on FPGA专业班级:学生姓名:指导教师:系 别:20 年 月摘 要随着科学技术的发展,频率合成技术已越来越受到广泛的应用,同时各个领域对频率合成技术的要求也越来越高。直接模拟合成技术和锁相环合成技术已不能满足一些领域的要求。DDS(直接数字频率合成)作为一种新的频率
2、合成技术,以其频率转换时间极短、频率分辨率很高、全数字化结构便于集成、输出相位连续等各种优势,已愈来愈受到广大技术人员的亲睐。本文主要研究的是基于FPGA(现场可编程逻辑器件)的DDS设计。借助于硬件描述语言VHDL的强大编程功能和最新的FPGA器件。设计出性能优越和功能更强的频率合成器。本设计的主要部分相位累加器和相位存储器由VHDL语言编程实现。设计中的低通滤波器由可编程模拟器件ispPAC实现。关键词:直接数字频率合成器;现场可编程逻辑器件;硬件描述语言;可编程模拟器件ABSTRACTWith the development of science and technology, the
3、frequency of synthetic technology has become more and more widely applied to the frequency domain, the synthesis of technology is increasingly higher requirements. direct a combination of technical and technological phaselocked loop synthesis could not satisfy the requirements. some of the dds ( dir
4、ect digital frequency synthetic ) as a new frequencies into technology to its frequency conversion such a short period of time, frequency resolution is very high, the digitized structure for integration, such as a continuous output phase, Has been growing by the technical staff of .This article main
5、ly of the study is based on fpga ( the programmable component of the dds ) logic design of hardware. the description of the powerful programming language vhdl functions and latest fpga device. devise performance and functions of the frequency synthesizers. the design of phase accumulators and phase
6、of memory by vhdl language programming. the design of the filter to the programmable component. simulation isppac.Keywords : direct digital frequency synthesizers ; the programmable logic devices ; hardware describe language ; programmatic impersonation device目 录1 绪论11.1 信号源概述11.2 本文研究意义及主要内容11.3所属领
7、域的发展状况22 直接数字频率合成的基本理论22.1频率合成技术综述22.2 直接数字频率的原理及特点32.2.1 DDS的结构原理32.2.2 DDS特点及优点42.2.3 DDS的杂散分析和抑制方法43 EDA技术与FPGA基础83.1 EDA技术83.2 FPGA结构与设计103.2.1基本结构103.2.2基于EDA工具的设计流程153.3常用EDA工具183.3.1各类EDA工具183.3.2 Quartus II软件简介20Quartus II204 基于FPGA的直接数字频率合成器的实现214.1基于FPGA的直接数字频率合成器的研究意义214.2利用FPGA设计直接数字频率合成
8、器224.3 DDS 的指标优化264.4 仿真与实验结果275 硬件实现295.1 FPGA芯片在系统中的应用295.2选用的FPGA 芯片简介295.3 硬件系统306 结论34致谢35参考文献36附录A :SOPC/DSP/EDA实验开发系统主板图- 37 -附录B:程序- 38 -1 绪论1.1 信号源概述信号源是指收音头、高频头、录音卡座、录像卡座等器件。信号源是雷达系统的重要组成部分。雷达系统常常要求信号源稳定、可靠、易于实现、具有预失真功能,信号的产生及信号参数的改变简单、灵活。信号发生器又称信号源或振荡器,是用来产生各种电子信号的仪器,在生产实践和科技领域中有着广泛的应用。按波
9、形分类:正弦信号发生器,函数信号发生器,扫频信号发生器 ,脉冲及数字信号发生器 ,调制信号发生器 ,噪声及伪随机信号发生器 ,任意波形发生器。 按基波频率分类 :超低频信号源 0.00011000Hz ,低频信号源 1Hz200KHz ,视频信号源 10Hz10MHz ,高频信号源 200KHz30MHz ,甚高频信号源 30300MHz ,超高信号源 300MHz以上。1.2 本文研究意义及主要内容直接数字频率合成(DDS)技术,具有频率切换速度快,很容易提高频率分辨率、对硬件要求低、可编程全数字化便于单片集成、有利于降低成本、提高可靠性并便于生产等优点。目前各大芯片制造厂商都相继推出采用先
10、进CMOS工艺生产的高性能和多功能的DDS芯片,专用DDS芯片采用了特定工艺,内部数字信号抖动很小,输出信号的质量高。然而在某些场合,由于专用的DDS芯片的控制方式是固定的,故在工作方式、频率控制等方面与系统的要求差距很大,这时如果用高性能的FPGA器件设计符合自己需要的DDS电路就是一个很好的解决方法,它的可重配置性结构能方便的实现各种复杂的调制功能,具有很好的实用性和灵活性。FPGA(FieldProgrammable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现
11、的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。EDA技术与FPGA基础和现代DSP技术基础是其主要内容。1.3所属领域的发展状况直接数字频率合成(DDS)技术是60年代末出现的第三代频率合成技术,以Nyquist时域采样定理为基础,在时域中进行频率合成。DDS具有相对带宽很宽,频率转换时间极短(可小于20ns),频率分辨率可以做到很高(典型值为0.001Hz)等优点;另外,全数字化结构便于集成,输出相位连续,频率、相位、幅度都可以实现程控,通过更换波形数据可以轻易实现任意波形功能,日益成为品率合成领域的主流。2 直接数字频率合成的基本理论2.1频率合成技术综述频率合成器
12、是利用一个或多个标准信号,通过各种技术途径产生大量离散频率信号的设备。直接数字式频率合成(DDS)技术是继直接频率合成和间接频率合成之后,随着数字集成电路和微电子技术的发展而迅速发展起来第三代频率合成技术。它以数字信号处理理论为基础,从信号的幅度相位关系出发进行频率合成,具有极高的频率分辨率、极短的频率转换时间、很宽的相对带宽、频率转换时信号相位连续、任意波形的输出能力及数字调制功能等诸多优点,正广泛地应用于仪器仪表、遥控遥测通信、雷达、电子对抗、导航以及广播电视等各个领域。尤其是在短波跳频通信中,信号在较宽的频带上不断变化,并且要求在很小的频率间隔内快速地切换频率和相位,因此采用DDS技术的
13、本振信号源是较为理想的选择。这种方法简单可靠、控制方便,且具有很高的频率分辨率和转换速度,非常适合快速跳频通信的要求。2.2 直接数字频率的原理及特点2.2.1 DDS的结构原理DDS的基本原理是利用采样定理,通过查表法产生波形。DDS的结构有很多种,其基本的电路原理如图2-1所示。图2-1 DDS的基本电路原理图 相位累加器由N位加法器与N位累加寄存器级联构成。每来一个时钟脉冲fs,加法器将频率控制字k与累加寄存器输出的累加相位数据相加,把相加后的结果送至累加寄存器的数据输入端。累加寄存器将加法器在上一个时钟脉冲作用后所产生的新相位数据反馈到加法器的输入端,以使加法器在下一个时钟脉冲的作用下
14、继续与频率控制字k相加。这样,相位累加器在时钟作用下,不断对频率控制字进行线性相位累加。由此可以看出,相位累加器在每一个时钟脉冲输入时,把频率控制字累加一次,相位累加器输出的数据就是合成信号的相位,相位累加器的溢出频率就是DDS输出的信号频率。用相位累加器输出的数据作为波形存储器(ROM)的相位取样地址,这样就可把存储在波形存储器内的波形抽样值(二进制编码)经查找表查出,完成相位到幅值转换。波形存储器的输出送到DA转换器,DA转换器将数字量形式的波形幅值转换成所要求合成频率的模拟量形式信号。低通滤波器用于滤除不需要的取样分量,以便输出频谱纯净的正弦波信号。2.2.2 DDS特点及优点DDS在相
15、对带宽、频率转换时间、高分辨力、相位连续性、正交输出以及集成化等一系列性能指标方面远远超过了传统频率合成技术所能达到的水平,为系统提供了优于模拟信号源的性能。优点: 频率分辨率高,输出频点多,可达 个频点(N为相位累加器位数);频率切换速度快,可达us量级; 频率切换时相位连续; 可以输出宽带正交信号; 输出相位噪声低,对参考频率源的相位噪声有改善作用;可以产生任意波形; 全数字化实现,便于集成,体积小,重量轻,因此八十年代以来各国都在研制和发展各自的DDS产品,如美国QUALCOMM公司的Q2334,Q2220;STANFORD公司的STEL-1175,STEL-1180;AD公司的AD70
16、08,AD9850,AD9854等。这些DDS芯片的时钟频率从几十兆赫兹到几百兆赫兹不等,芯片从一般功能到集成有D/A转换器和正交调制器。2.2.3 DDS的杂散分析和抑制方法DDS杂散特性分析 DDS的数字化处理体现了频率捷变速度快、相位连续、易于编程控制等诸多优异性能,但同时全数字化结构也带来丰富的杂散。DDS的杂散主要来自三个方面:相位截断引入的杂散在DDS中,一般相位累加器的位数N大于ROM的寻址位数P,因此累加器的输出寻址其N一P个低位就必须舍掉,这样就不可避免地产生相位误差,称为相位截断误差,表现在输出频谱上就是杂散分量。因为 DDS输出信号通常是正弦信号,因此它的相位截断具有明显
17、的周期性。这相当于周期性的引入一个截断误差,最终影响就是输出信号带有一定的谐波分量。相位截断并不是每个输出点都产生杂散。它们的大小取决于三个因素:累加器的位数N,寻址位数P,频率控制字FCW。杂散分量分布在基频两边,是DDS杂散的主要来源。存储器的幅度量化误差由于DDS内部波形存储器中存储的正弦幅度值是用二进制表示的,对于越过存储器字长的正弦幅度值必须进行量化处理,这样就引人了量化误差。幅度量化主要有两种方式,即舍入量化和截尾量化,实际中DDS多采用舍入量化方式。一般地,幅度量化引人的杂散水平低于相位截断和 DAC非理想转换特性所引起的杂散水平。DAC转换误差DAC转换带来的杂散主要包括DAC
18、非线性带来的杂散和DAC毛刺引起的杂散。由于DAC非线性的存在,使得查找表所得的幅度序列从DAC的输入到输出要经过一个非线性的过程,加之DDS是一个采样系统,产生的谐波分量会以采样频率为周期搬移。另外,DAC的有限分辨位数,D/A转换过程中的瞬间毛刺,时钟泄露,转换速率受限等,也会在数模转换中产生了大量杂散频率分量。改善DDS杂散的方法全数字结构给DDS带来输出带宽和杂散的不足。目前,降低DDS输出杂散的方法主要有以下几种:采用抖动注入技术由前面的分析可知,相位截断误差给输出信号引入了周期性的杂散,因此设法破坏杂散的周期性及其与信号的相关性,可以有效地抑制相位截断带来的误差。抖动注入技术是基于
19、打破相位截断误差周期性的原理工作的,采用抖动注入后的杂散抑制可达到与增加2bit相位寻址相同的效果。抖动注入采用加入满足一定统计特性的扰动信号来打破误差信号序列周期性,将具有较大幅度的单根杂散信号谱线的功率在较宽的频率范围内进行平均来改善总的信号频谱质量。根据抖动注入的位置不同,可有频率控制字加扰、R0M寻址加扰、幅度加扰,根据抖动注入的误差对象不同,由相位截断误差加扰和幅度量化误差加扰。CEWheatly提出了一种针对相位截断误差的抖动注入方法,在每次累加器溢出时,产生一个随机整数加到累加器上,使相位累加器的溢出随机性的提前,从而打破周期性,抑制了杂散,但增加了背景噪声。ROM幅度表压缩DD
20、S是通过查表将相位转换为幅度值,如果能够将幅度表进行压缩就相当于增加了R0M数据寻址位数,DDS输出频谱将进一步得到改善。各国学者对此进行了研究并提出了各种压缩算法,利用三角函数的恒等变换,将一个大的R0M分成几个小R0M,通过逻辑控制电路实现对sin 的近似。还可以利用弦信号的波形具有四分之一对称性,R0M表中只需存储0,丌2的波形,在电路中利用相位的最高位控制输出波形的符号,次高位控制 R0M表的寻址,对相位和幅度进行适当的翻转便可得到整周期波形,R0M表压缩比4:1。在成功压缩了R0M表的同时也带来了一些缺点,如逻辑控制电路复杂、实时性下降等。PLL+DDS法如前所述,DDS技术具有频率
21、分辨率高,频率捷变速度快,变频相位连续等优点,但带宽和杂波抑制较差,而PLL频率合成技术具有宽带、高频率、频谱质量好,对杂散抑制较强等优点,但其频率捷变速度较慢。所以,在一些信号捷变速度、带宽,频谱质量要求相对折中的电路中,结合PLL频率合成技术与DDS 技术的结合,将是一种解决DDS杂散的理想解决方案。下面重点介绍PLL+DDS法PLL+DDS频率合成原理将DDS技术和PLL频率合成技术结合起来,用一个低频的DDS源激励一个PLL系统,用PLL环路将DDS信号倍频到高频信号,用滤波器滤除DDS输出信号杂波干扰,从而使系统同时具有锁相环技术和DDS技术的优点,使输出的信号满足电路的需要。系统组
22、成如图2-2所示。图2-2 PLL+DDS频率合成原理图PLL+DDS频率合成器中的杂散抑制当DDS源驱动PLL锁相环时,因为PLL锁相环相当于一个高Q值的跟踪滤波器,其带宽一般不大于100KHz,所以DDS中的大部分杂散会被抑制的很好,从而DDS输出信号中的杂散偏离主谱线距离大于锁相环路带宽的杂散不会恶化。在PLL+DDS系统中,应根据DDS的原理选择适当的时钟频率和输出信号频率,使DDS输出信号与边端的杂散处于相对理想状态,从而提高了系统的频谱纯度。PLL+DDS频率合成器的实现PLL+DDS频率合成器的组成如图2-3所示,下面介绍所选用的主要器件:1. DDS部分选用AD公司的AD985
23、2高度集成化芯片,它采用了先进的DDS技术,结合内部高速、高性能D/A 转换器和比较器,形成可编程、可灵活使用的频率合成功能。当提供给AD9852精确的频率时钟源时,AD9852将产生高稳定、可编程频率相幅的正弦波。 AD9852使用先进的CMOS技术,使得提供给这个高性能芯片的工作电压仅为3.3V。2. PLL合成器部分PLL合成器部分采用AD公司的ADF4106,它主要由低噪声数字鉴相器、精确电荷泵、可编程分频器、可编程A、B计数器及双模牵制分频器等部件组成。数字鉴相器用来对R计数器和N计数器的输出相违进行比较,然后输出一个与二者相位误差成比例的误差电压。鉴相器内部还有一个可编程的延迟单元
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 毕业设计 论文 基于 FPGA 直接 数字 频率 合成器 设计

链接地址:https://www.31ppt.com/p-4863695.html