《基本组成电路》PPT课件.ppt
《《基本组成电路》PPT课件.ppt》由会员分享,可在线阅读,更多相关《《基本组成电路》PPT课件.ppt(69页珍藏版)》请在三一办公上搜索。
1、微型计算机原理及应用,2,存储器,触发器,微型计算机的基本组成电路,寄存器,算术逻辑单元,1,4,7,3,三态输出电路,5,6,译码器,存储器,总线结构,1 算术逻辑单元,算术逻辑单元ALU既能进行二进制数的四则运算,也能进行布尔代数的逻辑运算。ALU的符号如下图所示。,A和B为两个二进制数,S为其运算结果,control为控制信号。为了不使初学者陷入复杂的电路分析之中,我们不打算在逻辑运算问题上开展讨论。仅讨论一下加减算术运算。,1 算术逻辑单元,(1)二进制数的相加例1 两个二进制数相加的几个算式:,1 算术逻辑单元,左上式中,加数A和被加数B都是1位数,其和S变成2位数,这是因为相加结果
2、产生进位之故。右上式中,A和B都是2位数,相加结果S也是2位数,因为相加结果不产生进位。左下式中,A和B都是2位数,相加结果S是3位数,这也是产生了进位之故。右下式中,是左下式的另一种写法,以便看出“进位”究竟是什么意义。第1位(或称0权位)是不可能有进位的,要求参与运算的就只有两个数A0和B0,其结果为S0。第2位(或称1权位)就是3个数A1,B1及C1参与运算了。其中C1是由于第1位相加的结果产生的进位。此3个数相加的结果其总和为S1=1,同时又产生进位C2,送入下一位(第3位)。第3位(或称2权位)也是3个数A2,B2及C2参加运算。由于A2及B2都是0,所以C2即等于第3位的相加结果S
3、2。,1 算术逻辑单元,从以上几算式的分析可得出下列结论:两个二进制数A=A3A2A1A0,B=B3B2B1B0相加时,可以逐位相加。则从最右边第1位(即0权位)开始,逐位相加,其结果可以写成:S=S3S2S1S0其中各位是分别求出的:A0+B0C1S0,A1+B1+C1C2S1,A2+B2+C2C3S2,A3+B3+C3C4S3最后所得的和是:C4S3S2S1S0右边第1位相加的电路要求:输入量为两个,即A0及B0;输出量为两个,即S0及C1。这样的一个二进制位相加的电路称为半加器(half adder)。从右边第2位开始,各位可以对应相加。各位对应相加时的电路要求:输入量为3个,即Ai,B
4、i,Ci;输出量为两个,即Si,Ci+1。这样的一个二进制位相加的电路称为全加器(full adder)。,1 算术逻辑单元,(2)半加器仅考虑加数和被加数而不考虑低位进位的加法运算即为半加。能实现半加逻辑功能的电路即为半加器。如果Ai、Bi是两个相加的1位二进制数,Si是半加和,Ci是半加进位,那么根据半加器的功能可列出如下表所示的真值表。由真值表可直接写出逻辑表达式为由此画出半加器的电路如右图所示。,1 算术逻辑单元,(3)全加器不仅考虑加数和被加数,而且考虑低位进位的加法运算即为全加。能实现全加逻辑功能的电路即为全加器。加数、被加数和来自低位的进位三者中,如果1的个数为奇数则其和为1;如
5、果1的个数多于1个,则要向其高位的进位为1。所以可以直接写出逻辑表达式。如果用Ai、Bi表示A、B两个数中的第i位,用Ci表示来自低位(第i-1位)的进位,用Si表示全加和,用Ci+1表示送给高位(第i+1位)的进位,那么全加器的逻辑表达式为由此画出全加器的电路如右图所示。,1 算术逻辑单元,(4)半加器及全加器的逻辑符号半加器及全加器的逻辑符号如下图所示。,1 算术逻辑单元,(5)二进制数的加法电路设A=1010B=10,B=1011B=11则可安排如下图所示的加法电路。A与B相加,写成竖式算法如右下:即其相加结果为S=10101。从加法电路,可看到同样的结果:S=C4S3S2S1S0=10
6、101B,1 算术逻辑单元,(6)二进制数的减法运算在微型计算机中,没有专用的减法器,而是将减法运算改变为加法运算。其原理是:将减号及减数B视为负数,再与被减数A相加,即A-B=A+(-B),其和(如有进位的话,则舍去进位)就是两数之差。当符号数采用补码表示时,就可以将减法运算转换为加法运算。,1 算术逻辑单元,例2 求8-4解:因为 8=1000B 4=0100B-4=1100B于是 8-4=1000B+1100B=1 0100=0100B=4,1 算术逻辑单元,例3 求0FH-0AH(即求15减10之差)解:因为 0FH=0000 1111B 0AH=0000 1010B-0AH=1111
7、 0110B所以 0FH-0AH=00001111B+11110110B=1 0000 0101B=0000 0101B=5,1 算术逻辑单元,例4 求64-10解:因为 64-10=64+(-10)64=40H=0100 0000B10=0AH=0000 1010B-10=1111 0110B做减法运算过程如下:做加法运算过程如下:结果相同,其真值为:54(36H=30H+6=48+6)。,1 算术逻辑单元,(7)可控反相器及加法减法电路利用补码可将减法变为加法来运算,因此需要有这么一个电路,它能将能执行求反操作并使其最低位加1。下图所示的可控反相器就是为了对一个二进制数执行求反操作而设计的
8、。这实际上是一个异或门,两输入端的异或门的特点是:两者相同则输出为0,两者不同则输出为1。如将SUB端看作控制端,则当在SUB端加上低电位时,Y端的电平就和B0端的电平相同。在SUB端加上高电平,则Y端的电平和B0端的电平相反。,1 算术逻辑单元,利用这个特点,在4位二进制数加法电路上增加4个可控反相器并将最低位的半加器也改用全加器,就可以得到如下图所示的4位二进制数加法器减法器电路了,因为这个电路既可以作为加法器电路(当SUB=0),又可以作为减法器电路(当SUB=1)。,1 算术逻辑单元,如果有下面两个二进制数:A=A3A2A1A0B=B3B2B1B0则可将这两个数的各位分别送入该电路的对
9、应端,于是:当SUB=0时,电路作加法运算:A+B。当SUB=1时,电路作减法运算:A-B。当SUB=0时,各位的可控反相器的输出与B的各位同相,所以其和为:C4S=C4S3S2S1S0。当SUB=1时,各位的反相器的输出与B的各位反相。注意,最右边第一位(即S0位)也是用全加器,其进位输入端与SUB端相连,因此其C0=SUB=1。所以此位相加即为:其他各位为:因此其总和输出S=S3S2S1S0即:当然,此时C4如不等于0,则要被舍去。,2.1 RS触发器RS触发器是组成其它触发器的基础,可以用与逻辑组成,也可以用或逻辑组成。用与逻辑组成的RS触发器及逻辑符号如下图所示,RS触发器有两个信号输
10、入端 端和 端,称为置0端,称为置1端。R和S上面的非号和逻辑符号中的小圆圈表示置1和置0信号都是低电平起作用即低电平有效,它表示只有输入到该端的信号为低电平时才有信号,否则无信号。,2 触发器,2 触发器,2.2 D触发器D触发器和带预置、复位输入的D触发的逻辑符号如下图所示。D触发器有2个互补输出端Q和。时钟输入端有小圆圈表示下降沿触发,若无小圆圈表示上升沿触发。CP的有效沿时刻的激励信号D被Q端锁存。置位端和复位端是异步输入端,异步输入端的小圆圈表示低电平有效,若无小圆圈则表示高电平有效。,2 触发器,2.3 JK触发器JK触发器的逻辑符号如下图所示。JK触发器同D触发器一样有2个互补输
11、出端,不同的是JK触发器3个输入信号,一个输入信号是时钟信号CP,另二个是激励信号J和K。,3 寄存器,寄存器(register)是由触发器组成的。一个触发器就是一个一位寄存器。由多个触发器可以组成一个多位寄存器。寄存器由于其在计算机中的作用之不同而具有不同的功能,从而被命名为不同的名称。常见的寄存器有:缓冲寄存器用以暂存数据;移位寄存器能够将其所存的数据一位一位地向左或向右移;计数器一个计数脉冲到达时,会按二进制数的规律累计脉冲数;累加器用以暂存每次在ALU中计算的中间结果。,3.1 缓冲寄存器缓冲寄存器用于暂存某个数据,以便在适当的时间节拍和给定的计算步骤将数据输入或输出到其他记忆元件中去
12、。4位缓冲寄存器电路如下图所示。,3 寄存器,其基本工作原理为:设有一个二进制数,共有4位数:X=X3X2X1X0 要存到这个缓冲寄存器(buffer)中,此寄存器是由4个D触发器组成的。将X0,X1,X2,X3分别送到各个触发器的D0,D1,D2,D3端去,只要CLK的上升沿还未到来,则Q0,Q1,Q2,Q3就不受X0,X1,X2,X3的影响而保持其原有的数据。只有当CLK的上升沿来到时,Q0,Q1,Q2,Q3才接受D0,D1,D2,D3的影响,而变成:Q0=X0 Q1=X1 Q2=X2 Q3=X3 结果就是:Q=Q3Q2Q1Q0=X3X2X1X0=X。这就叫做将数据X装到寄存器中去了。如要
13、将此数据送至其他记忆元件去,则可由Y0,Y1,Y2,Y3各条引线引出去。,3 寄存器,缓冲寄存器的数据X输入到Q只是受CLK的节拍管理,即只要一将X各位加到寄存器各位的D输入端,时标节拍一到,就会立即送到Q去。这有时是不利而有害的,因为也许我们还想让早已存在其中的数据多留一些时间,但由于不可控之故,在CLK正前沿一到就会立即被来到门口的数据X替代掉。为此,我们必须为这个寄存器增设一个可控的“门”。这个“门”的基本原理如下图所示,它是由两个与门一个或门以及一个非门所组成的。,3 寄存器,在X0端送入数据(0或1)后,如LOAD端(以下简称为L端)为低电位,则右边的与门被阻塞,X0过不去,而原来已
14、存在此位中的数据由Q0送至左边的与门。此与门的另一端输入从非门引来的与L端反相的电平,即高电位。所以Q0的数据可以通过左边的与门,再经或门而送达D0端。这就形成自锁,即既存的数据能够可靠地存在其中而不会丢失。如L端为高电位,则左边与门被阻塞而右边与门可让X0通过,这样Q0的既存数据不再受到自锁,而X0可以到达D0端。只要CLK的上升沿一到达,X0即被送到Q0去,这时就叫做装入(LOAD)。一旦装入之后,L端又降至低电平,则利用左边的与门,X0就能自锁而稳定地存在Q0中。我们称这个“门”为“L门”;要记住“L门”的电路结构及其作用:高电平时使数据装入,低电平时,数据自锁在其中。,3 寄存器,对于
15、多位的寄存器,每位各自有一套“L门”电路。不过只用一个非门,并且只有一个LOAD输入端,该电路就是可控缓冲寄存器。可控缓冲寄存器的电路和逻辑符号如下图所示,LOAD为其控制门,而CLR为高电平时则可用以清除,使其中各位变为0。,3 寄存器,3.2 移位寄存器(shifting register)移位寄存器能将其所存储的数据逐位向左或向右移动,以达到计算机在运行过程中所需的功能,例如用来判断最左边的位是0或1等。电路原理图如下图所示。以左移寄存器(上图)为例说明移位寄存器的工作原理。当Din=1而送至最右边的第1位时,D0即为1,当CLK的上升沿到达时,Q0即等于1。同时第2位的D1也等于1。当
16、CLK第2个上升沿到达时,Q1也等于1。结果可得下列的左移过程:,3 寄存器,CLK上升沿未到Q=Q3Q2Q1Q0=0000第1上升沿来到Q=0001第2上升沿来到Q=0011第3上升沿来到Q=0111第4上升沿来到Q=1111第5上升沿来到,如此时Din仍为1,则Q不变,仍为1111。当Q=1111之后,使Din=0,则结果将是把0逐位左移。第1上升沿来到Q=1110第2上升沿来到Q=1100第3上升沿来到Q=1000第4上升沿来到Q=0000由此可见,在左移寄存器中,每个时钟脉冲都要把所储存的各位向左移动一个数位。,3 寄存器,可控移位寄存器和缓冲寄存器一样,在整机运行中,移位寄存器也需要
17、另有控制电路,以保证其在适当时机才参与协调工作。和可控缓冲寄存器一样,只要在每一位的电路上增加一个LOAD门(L门)即可以达到控制的目的。可控移位寄存器的符号如下图所示,其中新出现的符号的意义是:SHL左移(shift to the left)SHR右移(shift to the right),3 寄存器,3.3 计数器(counter)计数器也是由若干个触发器组成的寄存器,它的特点是能够把存储在其中的数字加1。计数器的种类很多,有行波计数器、同步计数器、环形计数器和程序计数器等。1.行波计数器(travelling wave counter)行波计数器的特点是:第1个时钟脉冲促使其最低有效位
18、(least significant bit,LSB)加1,由0变1。第2个时钟脉冲促使最低有效位由1变0,同时推动第2位,使其由0变1。同理,第2位由1变0时又去推动第3位,使其由0变1,这样有如水波前进一样逐位进位下去。下图就是由JK触发器组成的行波计数器的工作原理图。,3 寄存器,图中的各位的J,K输入端都是悬浮的,这相当于J,K端都是置1的状态,亦即是各位都是翻转触发器。该电路是异步时序电路,且各位触发器只要其时钟脉冲的下降沿一到就会翻转,即其Q由0转为1或由1转为0。因此,可得计数步骤如下:,3 寄存器,开始时CLR由高电位变至低电位,计数器全部清除,所以:Q=Q3Q2Q1Q0=00
19、00第1个时钟的下降沿致使Q=0001第2个时钟的下降沿到Q=0010第3个时钟的下降沿到Q=0011第4个时钟的下降沿到Q=0100第5个时钟的下降沿到Q=0101第15个时钟的下降沿到Q=1111第16个时钟的下降沿到Q=0000因此这个计数器可以计由0至15的16个数。如果要计的数更多,就需要更多的位,即更多的JK触发器来组成计数器。如8位JK触发器可计由0至255的256个数,16位JK触发器则可计由0至65 535的65536个数。,3 寄存器,行波计数器的J,K输入端是悬浮的,所以每次时钟脉冲到时,它都要翻转一次。下图中的各个J,K输入端连在一起引出来,由计数控制端COUNT的电位
20、信号来控制。当COUNT为高电位时,JK触发器才有翻转的可能。当COUNT为低电位时就不可能翻转。该电路就是可控计数器,如下图所示。,3 寄存器,可控计数器的符号如右图所示。,2.同步计数器(synchronous counter)行波计数器的工作原理是在时钟边缘到来时开始计数,由右边第一位(LSB)开始,如有进位的话则要一位一位的推进。而每一位触发器都需要建立时间tp(tp约为10纳秒)。如果是16位的计数器,则最大可能的计一个数的时间为160纳秒,这就显得太慢了。同步计数器是将时钟脉冲同时加到各位的触发器的时钟输入端,而将前一位的输出端(Q)接到下一位的JK端去。这样可以使计数器计数时间只
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基本组成电路 基本 组成 电路 PPT 课件

链接地址:https://www.31ppt.com/p-4851288.html