实验一8位算术逻辑运算实验(信软).ppt
《实验一8位算术逻辑运算实验(信软).ppt》由会员分享,可在线阅读,更多相关《实验一8位算术逻辑运算实验(信软).ppt(25页珍藏版)》请在三一办公上搜索。
1、计算机组成原理实验,1/25,一、实验目的,三、实验原理,四、实验连线,五、实验步骤,实验一 8位算术逻辑运算实验,二、实验设备,2/25,一、实验目的,掌握算术逻辑运算器单元ALU(74LS181)的工作原理。掌握模型机运算器的数据传送通路组成原理。验证74LS181的组合功能。按给定数据,完成实验指导书中的算术逻辑运算。,3/25,二、实验设备(平台)DVCC实验机平面图,4/25,三、实验原理,运算器由两片74LS181以并/串形式构成8位字长的ALU。,运算器的输出经过一个三态门(74LS245)和数据总线相连。,运算器的两个数据输入端分别由两个锁存器(74LS273)锁存。,锁存器的
2、输入连至数据总线,数据开关(INPUT DEVICE)用来给出参与运算的数据,并经过一三态门(74LS245)和数据总线相连。,数据显示灯(BUS UNIT)已和数据总线相连,用来显示数据总线内容。,5/25,74LS181芯片外特性,6/25,74LS181功能表,7/25,运算器数据通路图(图3-1),DR1,DR2,数据输入三态缓冲器门控信号 SWB,数据输出三态缓冲器门控信号ALUB,数据锁存DR1打入脉冲信号 LDDR1,数据锁存DR2打入脉冲信号 LDDR2,运算器的输入由两个锁存器74LS273锁存并送入运算器,运算器的数据来源由8位数据开关KD0-KD7输入,运算器由两片74L
3、S181并/串而成,运算器的输出经过三态门74LS245到BUSD0-D7,内部数据线通过LZD0-D7显示灯显示,运算器的输入经过三态门74LS245到外部数据总线并送入锁存器锁存,8/25,运算器数据通路图(简化版),9/25,四、实验连线,仔细查看试验箱,按以下步骤连线1)ALUBUS连EXJ32)ALU01连BUS13)SJ2连UJ24)跳线器J23上T4连SD5)LDDR1,LDDR2,ALUB,SWB四个跳线器拨在左边6)AR跳线器拨在左边,同时开关AR拨在“1”电平,10/25,四、实验连线-未连线,11/25,四、实验连线-ALUBUS连EXJ3,12/25,四、实验连线-AL
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 算术 逻辑运算
链接地址:https://www.31ppt.com/p-4847035.html