第6章寄存器与计数器.ppt
《第6章寄存器与计数器.ppt》由会员分享,可在线阅读,更多相关《第6章寄存器与计数器.ppt(83页珍藏版)》请在三一办公上搜索。
1、1,6.1 寄存器与移位寄存器,主要内容:触发器构成的寄存器 寄存器的工作过程 4位集成寄存器74LS175的逻辑功能 移位寄存器的五种输入输出方式 触发器构成的移位寄存器 4位集成移位寄存器74LS194的逻辑功能 移位寄存器的应用举例,2,6.1.1 寄存器,在数字电路中,用来存放二进制数据或代码的电路称为寄存器。一个由边沿D触发器构成的4位寄存器如下:,3,集成寄存器74LS175的内部逻辑电路图及引脚图如图所示:,4,它的真值表如下表所示:,5,6.1.2 移位寄存器,移位寄存器的各种输入输出方式:(a)串行输入/右移/串行输出,(b)串行输入/左移/串行输出,6,(c)并行输入/串行
2、输出,(d)串行输入/并行输出,7,(e)并行输入/并行输出,8,9,1串行输入/串行输出/并行输出移位寄存器下图所示为边沿D触发器组成的4位串行输入/串行输出移位寄存器。,图6-4 串行输入/串行输出移位寄存器,10,(a)寄存器清零,(b)第1个CP脉冲之后,11,(c)第2个CP脉冲之后,(d)第3个CP脉冲之后,12,(e)第4个CP脉冲之后,13,例6-1 对于图6-4所示移位寄存器,画出图6-6所示输入数据和时钟脉冲波形情况下各触发器输出端的波形。设寄存器的初始状态全为0。,图6-6 例题6-1,14,2并行输入/串行输出/并行输出移位寄存器,图6-7 并行输入/串行输出/并行输出
3、移位寄存器,15,工作原理:(1)当为低电平时,与门G1G3被启动,并行输入数据D0D3被送到各触发器的输入端D上。当时钟脉冲到来后,并行输入数据D0D3都同时存储到各触发器中。这时可从各触发器输出端并行输出数据。,16,(2)当为高电平时,与门G1G3被禁止,而门G4G6被启动。这时各触发器的输出作为相邻右边触发器的输入,即构成一个向右移位寄存器。在时钟脉冲作用下,可从Q3端串行输出数据。,17,3集成电路移位寄存器常用集成电路移位寄存器为74LS194,其逻辑符号和引脚图如图6-8所示。,图6-8 集成移位寄存器74LS194,18,74LS194的真值表如表6-1所示:,表6-1 移位寄
4、存器74LS194真值表,19,例6-2 利用两片集成移位寄存器74LS194扩展成一个8位移位寄存器。,图6-9 移位寄存器的扩展,20,例6-3由集成移位寄存器74LS194和非门组成的脉冲分配器电路如图6-10所示,试画出在CP脉冲作用下移位寄存器各输出端的波形。,图6-10 移位寄存器组成的脉冲分配器电路,21,图6-11 移位寄存器组成的脉冲分配器输出波形,由74LS194的真值表可得各输出端Q0 Q3的波形如图6-11所示:,22,6.2 异步2n进制计数器,主要内容:2n进制异步加计数器电路2n进制异步减计数器电路异步2n进制计数器电路的构成方法异步3进制加计数器电路异步6进制加
5、计数器电路异步非2n进制计数器电路的构成方法,23,6.2.1 异步2n进制计数器,图6-12 异步22进制加计数器,1异步22进制计数器,24,图6-13 图6-12中计数器的输出波形,25,图6-14 22进制异步减计数器,26,27,异步2n进制计数器的规律:(a)异步2n进制计数器由n个触发器组成,每个触发器均接成T触发器。(b)各个触发器之间采用级联方式,其连接形式由计数方式(加或减)和触发器的边沿触发方式(上升沿或下降沿)共同决定。,28,29,6.2.2 异步非2n进制计数器,异步3进制加计数器以异步4进制加计数器为基础构成,实现这一点,必须使用带异步清零端的触发器。图6-15
6、异步3进制加计数器电路,30,异步3进制加计数器输出波形:,31,任意的异步非2n进制计数器的构成方式也与上述3进制计数器一样,即采用“反馈清零”法。,32,图6-18 异步6进制加计数器电路,33,6.3 同步n进制计数器,主要内容:22进制同步加计数器电路22进制同步减计数器电路23进制同步加计数器电路23进制同步减计数器电路同步2n进制计数器电路的构成方式同步5进制加计数器电路同步10进制加法计数器电路,34,6.3.1 同步2n进制计数器,1同步22进制计数器,图6-19 同步22进制加计数器电路,35,图6-20 图6-19中计数器的输出波形,36,2同步23进制计数器,图6-21
7、同步23进制加计数器电路,37,图6-22 图6-21中计数器的输出波形,38,3同步2n进制计数器 根据上面介绍的同步22进制及23进制计数器电路,同步2n进制计数器电路的构成具有一定的规律,可归纳如下:(a)同步2n进制计数器由n个JK触发器组成;(b)各个触发器之间采用级联方式,第一个触发器的输入信号J0K01,其它触发器的输入信号由计数方式决定。,39,如果是加计数器则为:,40,如果是减计数器则为:,41,6.3.2 同步非2n进制计数器,同步非2n进制计数器的电路构成没有规律可循,下面通过两个例子说明它们的构成方法。1同步5进制加法计数器 采用3个JK触发器构成该计数器。同步5进制
8、加法计数器的计数状态真值表如表6-7所示,下面通过“观察”法确定各个触发器的输入信号。,42,图6-24 同步5进制加法计数器,43,2同步10进制加法计数器 采用4个JK触发器构成该计数器。同步10进制加法计数器的计数状态真值表如表6-8所示,采用与上面类似的方法,确定各个触发器的输入信号。,J0K01 J1K1J2K2Q0Q1J3K3Q0Q1Q2Q0Q3,44,图6-25 同步10进制加计数器电路,45,6.4 集成计数器,主要内容:同步二进制加计数器74LS161的逻辑功能采用74LS161构成小于十六的任意进制同步加法计数器同步十进制加/减计数器74LS192的逻辑功能采用74LS19
9、2构成小于十的任意进制同步加/减计数器采用74LS93构成小于十六的同步十进制加/减计数器74LS192的逻辑功能异步十进制加法计数器74LS90的逻辑功能采用74LS90构成小于十的任意进制8421BCD码加计数器采用74LS90构成小于十的任意进制5421BCD码加计数器采用两片74LS161构成小于256的任意进制加法计数器采用两片74LS90构成小于100的任意进制加法计数器,46,6.4.1 集成同步二进制计数器,其产品多以四位二进制即十六进制为主,下面以典型产品 74LS161为例讨论。图6-25 集成计数器74LS161引脚图和逻辑符号,47,74LS161具有以下功能:异步清零
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 寄存器 计数器

链接地址:https://www.31ppt.com/p-4787219.html