第4章主存储器.ppt
《第4章主存储器.ppt》由会员分享,可在线阅读,更多相关《第4章主存储器.ppt(81页珍藏版)》请在三一办公上搜索。
1、第4章 主存储器,4.1 主存储器处于全机中心地位4.2主存储器分类4.3主存储器的主要技术指标4.4主存储器的基本操作4.5 读/写存储器4.6 非易失性存储器4.7 DRAM的研制与发展(略)4.8 半导体存储器的组成与控制4.9 多体交叉存储器,学习目的1.了解主存储器处于全机中心地位、主存储器分类、主存储器的主要技术指标、主存储器的基本操作。2.掌握、存储器的组成、读/写过程的时序和再生产生的原因和实现方法。3.掌握半导体存储器的组成与控制,了解多体交叉存储器的原理和编码方法。,本章重难点,重点:1.静、动态存储元的读/写原理,再生产生的原因和实现方法。2.存储器的字扩展、位扩展方式,
2、存储器组成与控制。难点:1.静、动态存储元的读/写原理。2.存储器组成与控制。,4.1主存储器处于全机中心地位,1.正在运行的程序和数据存放于存储器中。CPU直接从存储器取指令或存取数据。2.采用DMA技术或输入输出通道技术,在存储器和输入输出系统之间直接传输数据。3.多处理机系统采用共享存储器来存取和交换数据,1、存储器:是计算机系统中的记忆设备,用来存放程序和数据。2、存储元:存储器的最小组成单位,用以存储1位二进制代码。3、存储单元:是CPU访问存储器基本单位,由若干个具有相同操作属性的存储元组成。4、单元地址:在存储器中用以表识存储单元的唯一编号,CPU通过该编号访问相应的存储单元。5
3、、字存储单元:存放一个字的存储单元,相应的单元地址叫字地址。6、字节存储单元:存放一个字节的存储单元,相应的单元地址叫字节地址7、按字寻址计算机:可编址的最小单位是字存储单元的计算机。8、按字节寻址计算机:可编址的最小单位是字节的计算机。9、存储体:存储单元的集合,是存放二进制信息的地方,几个基本概念,存储器各个概念之间的关系,单元地址,00000001.XXXX,存储单元,存储元,存储容量,存储体,4.2存储器分类,1.按存储介质分 半导体存储器:用半导体器件组成的存储器。磁表面存储器:用磁性材料做成的存储器。2.按存储方式分 随机存储器:任何存储单元的内容都能被随机存取,且存取 时间和存储
4、单元的物理位置无关。顺序存储器:只能按某种顺序来存取,存取时间和存储单元 的物理位置有关。,3.按存储器的读写功能分 只读存储器(ROM):存储的内容是固定不变的,只能读出而 不能写入的半导体存储器。随机读写存储器(RAM):既能读出又能写入的半导体存储器。4.按信息的可保存性分 非永久记忆的存储器:断电后信息即消失的存储器。永久记忆性存储器:断电后仍能保存信息的存储器。5.按在计算机系统中的作用分 根据存储器在计算机系统中所起的作用,可分为:主存储器、辅助存储器、高速缓冲存储器、控制存储器等。,半导体存储器,4.3主存储器的主要技术指标,主存储器的主要性能指标:主存容量、存储器存取时间和存储
5、周期时间。1.存储容量:按字节或按字寻址,容量为多少字节,单位:KB(210),MB(220),GB(230);地址线数决定最大直接寻址空间大小(n位地址:2n)。2.存取时间(存储器访问时间)(或读/写时间):(memory access time)指启动一次存储器操作到完成该操作所经历的时间。*读出时间:指从CPU向MEM发出有效地址和读命令开始,直到将被选单元的内容读出为止所用的时间。*写入时间:指从CPU向MEM发出有效地址和写命令开始,直到信息写入被选中单元为止所用的时间。,3.存储周期时间(又称读/写周期,或访问周期):CPU连续启动两次独立的存储器操作所需间隔的最小时间。(目前一
6、般存储器可达几纳秒(ns),4.4主存储器的基本操作,主存储器用来暂时存储CPU正在使用的指令和数据,它和CPU的关系最为密切。主存储器和CPU的连接是由总线支持的,连接形式如图41所示。,CPU与主存之间采取异步工作方式,以ready信号表示一次访存操作的结束。,AR:地址寄存器 DR:数据寄存器,读(取)操作:从CPU送来的地址所指定的存 储单元中取出信息,再送给CPU。,(1)地址-AR-ABCPU将地址信号送至地址总线(2)Read CPU发读命令(3)Wait for MFC 等待存储器工作完成信号(4)(AR)-DB-DR 读出信息经数据总线送至CPU,写(存)操作:将要写入的信息
7、存入CPU所指定的存储单元中。,(1)地址-AR-ABCPU将地址信号送至地址总线(2)数据-DR-DB CPU将要写入的数据送到数据总线(3)Write CPU发写信号(4)Wait for MFC 等待存储器工作完成信号,4.5 读/写存储器(即随机存储(RAM)存储器,工艺,双极型,MOS型,TTL型,ECL型,速度很快、功耗大、容量小,电路结构,PMOS,NMOS,CMOS,功耗小、容量大(静态MOS除外),工作方式,静态MOS,动态MOS,ECL:发射集耦合逻辑电路的简称,存储信息原理,动态存储器DRAM(动态MOS型):依靠电容存储电荷的原理存储信息。功耗较小,容量大,速度较快,作
8、主存。,静态存储器SRAM(双极型、静态MOS型)依靠双稳态电路内部交叉反馈的机制存储信息。功耗较大,速度快,作Cache。,SRAM:利用双稳态触发器来保存信息,只要不断电,信息是不会丢失的,因为其不需要进行动态刷新,故称为“静态”存储器。DRAM:利用MOS电容存储电荷来保存信息,使用时需要给电容充电才能使信息保持,即要定期刷新。,字选择线,位线2,位线1,一.SRAM:MOS静态存储器的存储单元(1bit),Vss,T1,T2,T6,T5,T3,T4,VGG,VDD,A,B,T1T6:构成一个记忆单元的主体,能存储一位二进制信息。其中:T1、T2存储二进制信息的双稳态F/F.T3、T4:
9、是T1、T2的负载管T5、T6:构成门控电路电路中有一条字线:用来选择这个记忆单元。有两条位线:用来传送读写信号。,A1,B0:T1止,T2通,记忆单元存储“0”A0,B1:T1通,T2止,记忆单元存储“1”字线“0”,记忆单元未被选中,T5、T6止,F/F与位线断开,原存信息不会丢失,称保持状态。字线“1”,记忆单元被选中,T5、T6通,可进行读、写操作。,(1)读操作,因为T5、T6通则A、B点与位线1、位线2相连。若记忆单元为“1”A0,B1。T1通,T2止,则位线1产生负脉冲。若记忆单元为“0”A1,B0 T1止,T2通,则位线2产生负脉冲。这样根据两条位线上哪一条产生负脉冲判断读出1
10、还是0。,字线“1”,记忆单元被选中,T5、T6通,可进行读、写操作。,(2)写操作,若要写入“1”,则使位线1输入“0”,位线2输入“1”,它们分别通过T5、T6管迫使T1通、T2止A0,B1,使记忆单元内容变成“1”,完成写“1”操作若要写入“0”,则使位线1输入“1”,位线2输入“0”,它们分别通过T5、T6管迫使T1止、T2通A1,B0,使记忆单元内容变成“0”,完成写“0”操作在该记忆单元未被选中或读出时,电路处于双稳态,F/F工作状态由电源VDD不断给T1、T2供电,以保持信息,但是只要电源被切断,原存信息便会丢失,这就是半导体存储器的易失性。,图4.3是用图4.2所示单元组成的1
11、6X1位静态存储器的结构图。,T1T6:存储单元(1bit)16个存储单元排列成4*4矩阵的形式,每个存储单元被连接到不同字线、列线的交叉处,并加上读/写控制电路,用地址编译器提供字线、列线选择信号。要访问16个存储单元,需要4位地址A0A3,A0A1:行地址,经X译码器产生4个译码信号来选择4行。A2A3:列地址,经Y译码器产生4个译码信号来选择4列。这样用4位地址A0A3可选中行、列交叉处的存储单元。为了用Y译码信号选择一列,在每个存储单元处加两个MOS管T7、T8。用于选择把指定列的全部存储单元的T5、T6管与该列的位线1、位线2连接,而其他各列的全部存储单元都与对应列的位线1、位线2断
12、开。,当一个存储单元被选中,它的字线使该存储单元的T5、T6管导通。列线把该存储单元的T7、T8管导通。若,执行写操作,写入数据DIN,经T5、T6、T7、T8,写入F/F。若,执行读操作,F/F的状态经T5、T6、T7、T8和位线1、位线2,送入读出放大器,得到读出数据信号Dout.,1K*1位1k=210,需要10根地址线。A0A4:X地址译码器A5A9:Y地址译码器组成32*32的存储矩阵控制端:,1K bit SRAM,2.SRAM存储器的组成,一个SRAM存储器由存储体、读写电路、地址译码电路和控制电路等组成。,一个基本存储电路只能存储一个二进制位。将基本的存储电路有规则地组织起来,
13、就是存储体。存储体又有不同的组织形式:将各个字的同一位组织在一个芯片中;将各个字的4位组织在一个芯片中,如:2114 1K4;将各个字的8位组织在一个芯片中,如:6116 2K8;如图所示:存储体将4096个字的同一位组织在一个集成片中;需16个片子组成409616的存储器;4096通常排列成矩阵形式,如 6464,由行选、列选线选中所需的单元。,(1)存储体,(2)地址译码器,单译码方式适用于小容量存储器中,只有一个译码器。,双译码方式地址译码器分成两个,可有效减少选择线的数目。,(3)驱动器 双译码结构中,在译码器输出后加驱动器,驱动挂在各条X方向选择线上的所有存储元电路。(4)I/O电路
14、 处于数据总线和被选用的单元之间,控制被选中的单元读出或写入,放大信息。(5)片选 在地址选择时,首先要选片,只有当片选信号有效时,此片所连的地址线才有效。(6)输出驱动电路 为了扩展存储器的容量,常需要将几个芯片的数据线并联使用;另外存储器的读出数据或写入数据都放在双向的数据总线上。这就用到三态输出缓冲器。,3.SRAM存储器芯片实例,Intel 211410244 的存储器:4096 个基本存储单元,排成 6464(64164)的矩阵;需 10 根地址线寻址;X 译码器输出 64 根选择线,分别选择 1-64 行;Y 译码器输出 16 根选择线,分别选择 1-16 列控制各列的位 线控制门
15、。,Intel 21141K4 SRAM,(64 164),4.开关特性(1)读周期的参数,片选信号先建立,地址先建立,地址读数时间,片选读时间,片禁止到输出的传输延时,地址对片选的建立时间,地址读数时间taAdr当CS=0时,自地址(Adr)建立/开始,到得到读出数据所需的时间,称为地址读数时间。片选读时间taCS设地址信息在CS=1期间已建立,则从CS负跳变开始到得到读出数据所需的时间称为片选读数时间。片禁止到输出的传输延迟tPLHCSDour它是自CS正跳变到达至输出变为“1”所需的时间。地址对片选的建立时间tsuAdrCS如果地址在CS=1期间变化,则为了能在CS负跳变到达后按地址读出
16、数据,地址的变化应提前在CS负跳变到达前进行。所需提前的最短时间称tsuAdrCS,(2)写周期的参数,地址对写允许的建立时间,地址对写允许的保持时间,片选对写控制的建立时间,片选对写控制的保持时间,输入数据对写允许的保持时间,输入数据对写允许的建立时间,最小写允许宽度,地址对写允许WE的建立时间tsuAdr存储器一般不允许地址在WE=0期间有变化。若在WE=0期间地址有变化,那么片内地址译码器的输出会因译码器内部的竞争现象而使一些无关的单元也写入数据。为此,一般都要求地址的建立应提前在WE=0到达前(即WE=1)进行。所需提前的最短时间称为tsuAdr 地址对写允许WE的保持时间thAdr在
17、写允许WE撤除后(即WE=1),地址必须保持一段时间不变,这段最短的保持时间称为thAdr,又称写恢复时间。片选对写控制的建立时间tsuCS和保持时间thCS存储器中CS的变化一般总是在WE=1期间进行。输入数据对写允许的建立时间tsuDIN如果数据在WE=0期间建立,那么,为了确保数据在写允许WE撤除前就已正确地写入,数据的建立便不能太迟。把数据到达至写允许撤除的最短时间间隔称为tsuDIN。数据对写允许的保持时间thDIN最小写允许宽度tWWE,二动态存储器(DRAM),1.存储单元和存储器原理,(1)三管(早期1Kbit DRAM)组成:T1,T2,T3,C 定义:“1”-C有电荷“0”
18、-C上无电荷,工作:读出:读出数据线预充电至“1”,读出选择线“1”,T3导通,若C上有电荷,T2导通,读出数据线经T2、T3接地,读出电压为“0”。若C上无电荷,T2截止,读出数据线上的电压无变化。写入:在写入数据线上加“1”,在写入选择线上加“1”,T1导通。C随写入信号而充电或放电(“0”放电,“1”充电)。若T1截止,C的电压保持不变。三管单元布线较复杂,所用元件较多,但电路稳定。,单管单元,组成:,Cs:记忆单元,T:控制门管,2.单管(4Kbit mem)(1)读数据:数据线预充电至“1”,字线来“1”,T导通.1)原有“1”CS上充有电荷(放电)T管在位线上产生读电流完成读“1”
19、操作。2)原存“0”CS无电荷T管在位线上不产生读电流完成读“0”操作。读完成后,CS上的电荷被泄放完,因此是破坏性读出,必须采用重写再生措施。,Cs不能做得太大,一般比位线上寄生电容Cd还要小,读出时,T导通,电荷在Cs与Cd间分配,会使读出电流信息减少。用单管作为存储器,读出放大器的灵敏度应具有较高的灵敏度,因为信息保持保存在很小的Cs上,也只能保持2ms,必须定时刷新。,(2)写数据:字线来“1”,T导通,电路被选中。1)若数据线为“0”且CS上无电荷准备写“1”则VDD要对Cs充电,Cs上存储一定电荷“1”已写入。2)若数据线为“1”且CS存有电荷准备写“0”则Cs通过T放电使Cs上无
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 主存储器
链接地址:https://www.31ppt.com/p-4522534.html