《数字电子技术基础》课程设计定时显示报警电路.doc
《《数字电子技术基础》课程设计定时显示报警电路.doc》由会员分享,可在线阅读,更多相关《《数字电子技术基础》课程设计定时显示报警电路.doc(21页珍藏版)》请在三一办公上搜索。
1、目录摘要I1 概要12 模块设计32.1 时钟模块设计42.2 计时模块62.3 报警模块82.4显示模块92.5 总控模块103 电路仿真113.1 波形仿真113.2 计数模块仿真124 调试135 心得体会14参考文献15摘要可预置定时显示报警系统是生活中比较常见的定时报警系统,可以实现提前预置时间,并在到达指定时间时实现声音和光报警功能的电路。本设计主要采用555定时器构成的多谐振荡器产生的方波信号驱动计时系统,而计时系统则采用74LS192为核心计数芯片,辅之以四输入与非门(74LS20)和两输入与非门(74LS00)完成电路的计时和停止以及为报警系统提供驱动。显示模块的译码器采用H
2、CF4511,通过八段数码管显示。关键字:可预置、定时显示、控制报警系统、预置电路1 概要可预置的定时显示报警电路是我们设计的一种可以进行预置定时的报警电路,其中最开始可以进行预置报警时间,然后该电路进行计时,直到时间结束,进行光或声报警(本电路中选取的是光报警)。可预置的定时显示报警电路需要有计时电路,在此其中所主要的计时芯片则是74LS192,因此以下则对其做一个简单介绍:TTL集成计数器74LS192 十六进制同步加法计数器在前面已经作了介绍,74LS192就是一个集成十六进制同步加法计数器,考虑到使用的灵活与方便,74LS192比前面介绍的在功能上有所增强,同时也附加了一些控制电路。7
3、4LS192的逻辑电路框图如图1.1,其引脚示意图如图1.2所示,功能表见表1.1。图1.1 74LS192逻辑电路框图图1.2 74LS192引脚示意图表1.1 74LS192的功能表MRPLCPUCPD功能HXXX清零LLXXLHHHLHHLHH根据功能表,74LS192的功能说明如下: (1)异步清0功能。当清除端(MR)为高电平时,不管时钟端(CPD、CPU)状态如何,即可完成清除功能。(2) 192的预置是异步的。当置入控制端为低电平时,不管时钟CP的状态如何,输出端(Q0Q3)即可预置成与数据输入端(P0P3)相一致的状态。 (3) 192的计数是同步的,靠CPD、CPU同时加在4
4、个触发器上而实现。在CPD、CPU上升沿作用下Q0Q3同时变化,从而消除了异步计数器中出现的计数尖峰。当进行加计数或减计数时可分别利用CPD或CPU,此时另一个时钟应为高电平。(4)加计数功能。正常计数时使MR=0,CPD=1,此时在CPU的上升边的作用下,计数器对 CPU 的个数进行加法计数。当计数到输出 Q3Q2Q1Q0为 1111 时,TCu=1,TCu=1的时间是从Q3Q2Q1Q0为1111时起到Q3Q2Q1Q0状态变化时止。(5)加计数功能。正常计数时使MR=0,CPU=1,此时在CPD的上升边的作用下,计数器对 CPD的个数进行减法计数。当计数到输出 Q3Q2Q1Q0为 0000
5、时,TC =1,TC=1的时间是从Q3Q2Q1Q0为0000时起到Q3Q2Q1Q0状态变化时止。2 模块设计本设计电路要求具有显示报警功能,因而所需要的模块含有时钟脉冲模块、计时模块、显示模块、报警模块、总控模块五大模块共同构成。其中,时钟模块用于产生计数时钟,计数模块用来记录经历的时间,显示模块用来直观显示经历的时间,报警模块用来当预置时间到来时的报警提示,总控模块用来控制计时的中断与开始。具体关系如下图所示:时钟脉冲计时电路报警电路总控电路显示电路2.1 时钟模块设计该模块是为全电路提供一个公共的时钟脉冲信号,保持一致的工作步伐,因而我们使用555定时器所构成的多谐振电路来进行发出时钟脉冲
6、。555定时器内部比较器灵敏度较高,而且采取差分电路形式,用555定时器组成的多谐振振荡器的振荡频率受电源电压和温度变化的影响很小。555定时器是一种集模拟、数字于一体的中规模集成电路,其应用极为广泛。它不仅用于信号的产生和变换,还常用于控制和检测电路中。本模块采用555定时器构成的多谐振荡器来产生矩形脉冲信号,具体电路如图(2.1)。其中利用二极管的单向导电性,充电回路经、电位器上部、二极管到电容,放电回路经、电位器下半部放电。本电路中采用电位器主要是使产生的矩形脉冲信号占空比可调,是信号跟精确,尽量减少因占空比带来的不必要的误差。后一级的运算放大器主要是将矩形脉冲信号适当放大,达到更好的精
7、确度。设电位器上半部分为,下半部分为。则:电容器C充电所需时间为:电容器C放电所需时间为: 所以,脉冲周期时间为: 振荡周期为: 占空比达到50%时,= 。所以有:=又需脉冲周期为1秒,所以=10uf,T=1s,R=150K,故设计=50K。为了防止输出电压达不到要求,这里在输出级接一个运算放大器,但是在选择参数时要注意不能将低电平信号过度放大导致低电平变成高电平。图(2.1)时钟产生电路2.2 计时模块该模块电路是本设计的核心部分,需要拥有强大和稳定的计时功能。因此本小组选用74LS192计时芯片作为其主要的计时芯片。一则是因为它拥有着完整的计时功能,可以方便快捷地提供各式各样的计时功能。二
8、则这是一款我们在数字系统设计中所常用的芯片,市场上随处可见,而并不是我们在网上所找到的什么所谓的“傻瓜”芯片,这样就更加增强了我们电路的拓展性能。74LS192芯片的介绍已在前面进行了详细的介绍,在此就不再赘述。另外,在此计时模块中,要求的是一个可预置时间的减法计数器需要做到一个三进制和十进制的两块芯片。我利用的是芯片上借位端来实现的。详细叙述如下:74LS192芯片的引脚当悬空时默认为高电平。利用J1到J10对两块芯片进行预置数,以30秒为例。此时U1的D、C、B、A分别应设置为0011,U2的D、C、B、A分别应设置为0000。从总控开关输入时钟到各位芯片U2的UPD端口,此时各位芯片U1
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电子技术基础 数字 电子技术 基础 课程设计 定时 显示 报警 电路
链接地址:https://www.31ppt.com/p-4193695.html