电工电子综合实验2之多功能数字计时器设计.doc
《电工电子综合实验2之多功能数字计时器设计.doc》由会员分享,可在线阅读,更多相关《电工电子综合实验2之多功能数字计时器设计.doc(18页珍藏版)》请在三一办公上搜索。
1、电工电子综合实验报告多功能数字计时器设计指导老师:李元浩自动化学院2015-9-1目录 摘要 关键词3一、实验目的3二、设计内容简介3三、设计功能要求3四、设计电路原理图4五、电路逻辑总原理图及工作原理4六、各单元电路原理及逻辑设计51.秒脉冲信号发生电路52.计时电路63.译码显示电路74.清零电路85.校分电路96.报时电路107附加电路11七、实验中遇到的问题(产生原因及解决方法)12八、实验总结及体会13附录:1.参考文献143.元器件清单144.芯片管脚图及功能表142.电路总图17多功能数字计时器设计摘 要:数字计时器由秒脉冲信号发生器、计时电路、译码显示电路、校分电路、清零电路、
2、报时电路等几部分单元电路组成,设计完成后可实现多种功能的综合应用。本文首先介绍了实验内容与设计的功能要求,然后较详细地阐述了各单元电路的相关原理,并对相关电路图进行了分析。关键词:脉冲信号发生电路、计时电路、报时电路、校分电路、清零电路、起停电路 正 文:一、实验目的1 掌握常见集成电路的工作原理和使用方法。2 学会单元电路的设计方法。二、设计内容简介本实验采用中小规模集成电路设计一个数字计时器。数字计时器是由脉冲发生电路,计时电路,译码显示电路,和控制电路等几部分组成。其中控制电路由清零电路,校分电路和报时电路组成。三、设计功能要求1、设计一个脉冲发生电路,为计时器提供秒脉冲、为报时电路提供
3、驱动蜂鸣器的脉冲信号(f1=1Hz,f2=1KHz,f3=2KHz)。2、设计一个计时电路,完成0分00秒59分59秒的计时功能。3、设计报时电路,使数字计时器从59分53秒开始报时,每隔一秒发一声,共发三声低音,一声高音;即59分53秒、59分55秒、59分57秒发低音(频率1kHz),59分59秒发高音(频率2kHz)。4、设计校分电路,在任何时候,拨动校分开关,可以2HZ进行校分。5、设计清零电路,具有开机自动清零功能,并且在任何时候,按动清零开关,可以进行计时器清零。6、系统级联调试,将以上电路进行级联完成计时器的所有功能。7、可增加数字计时器附加功能,例如数字计时器定时功能、电路起停
4、功能、电路采用动态显示等。四、设计电路原理图 数字计时器是由计时电路、译码显示电路、脉冲发生电路和控制电路等几部分组成的,其中控制电路按照设计要求可以由校分电路、清零电路和报时电路组成。具体的原理框图如下:五、电路逻辑总原理图及工作原理工作原理:由振荡器产生的稳定的高频脉冲信号,作为数字钟的时间基准,再经分频器输出标准秒脉冲。秒计数器记满60后向分计数器进位。计数器的输出经译码器送显示器。记时出现误差时可以用校时电路进行校分,校秒。扩展电路必须在主体电路正常运行的情况下才能进行功能扩展。六、各单元电路原理及逻辑设计1.秒脉冲发生电路脉冲信号发生电路完成为计时电路提供计数脉冲的功能。实验中采用3
5、2768Hz的石英晶体多谐振荡器作为脉冲信号源。经分频器CD4060的多级分频,从Q14Q4可分别获得2,4,8,1024,2048Hz等不同频率的输出信号。再将2Hz的脉冲信号经二分频电路得到1Hz的秒脉冲信号。D触发器可实现倍频器。将D触发器的端与D端扭接在一起实现倍频器,则Q端的输出信号即为1Hz的秒脉冲信号。另外,4060的管脚Q4和管脚Q5提供2kHZ,1kHZ备用。器件:32768Hz晶体管、20M电阻、20PF电容、10PF电容、CC4060、74LS74。2.计时电路 计时电路由分计数器、秒十位计数器、秒个位计数器构成。分计数器和秒个位计数器用CD4518BCD码计数器直接实现
6、十进制计数功能;秒十位计数器由74LS161做成一个从00000101的模六计数器实现。连接时,脉冲信号发生器生成的1HZ脉冲信号送入秒个位计数器(CD4518A)的CP端,秒个位单元中的输出Q1、Q4通过一个与非门接入74LS161的时钟端作为时钟信号完成秒个位与十位的级联(接与非门是因为74LS161的CLK是上升沿触发,而1Q4在90的跳变时是下降沿 “1001”“0000”)。秒十位记数的模六用反馈置数法,2Q1和2Q3通过一与非门接入置数端,同时数据输入端均接地,实现00000101的模六功能。将计数位2Q1、2Q3与非后作为驱动信号送入分计数器(CD4518B)的EN端,完成分计数
7、。则数字计数器整体的计数功能即可实现。1Hz时钟信号器件:CD4518、74LS161、74LS00秒个位输出秒十位输出分位输出3.译码显示电路显示电路采用三片CD4511显示译码器和三个七段共阴数码管,电路从0分00秒计到9分59秒。四线七线译码器CD4511的,分别接高电平, LE端接低电平,此时器件处于译码状态。电路连接过程中将CD4518计数器输出QA,QB,QC,QD与译码器CD4511的输入A,B,C,D对接。由于LED数码管实际上是一组发光二极管,因此将译码器的输出a,b,c,d,e,f,g分别与数码管的相应端对接。连接CD4511与显示器时,应当在两者的管脚之间串上300的电阻
8、,用来限流。器件: CC4511、300电阻、LED共阴数码管。原理图:接计时电路5、清零电路 该电路完成开机清零和控制清零功能。其中秒个位和分位的清零端即CC4518的管脚7和15(高电平有效)接在第一个非门之后,秒十位74LS161的清零端即管脚1(低电平有效)接在第二个非门之后。刚开机时,由于电容上的电压不能突变,电容两端为低电平,经过第一个非门输出高电平,接到CC4518的管脚7和15,实现秒个位和分位的清零。在经过第二个非门输出低电平,接到74LS161的管脚1,实现秒十位的清零。开机后,开关打开为正常工作状态,按下开关后,电容被短路,第一个非门的输入端为低电平,两个非门的输出端分别
9、为高电平和低电平,原理同上,实现控制清零功能 (异步清零)。器件:CC4069、10K电阻、22F电容。接4518清零端(分位和秒个位)接74161清零端(秒十位)4、校分电路当校分电路开关打开时,计数器正常计数;当开关合上时,秒个位和秒十位正常计数,分位进行快速校分,即分计数器可以不受秒计数器的进位信号的控制。其工作原理是:当校分开关打开即在“1”电平,与非门2被选通,与非门1被封锁,秒进位产生的脉冲送至分计数器的时钟端;当开关关闭即在“0”电平时,与非门1被选通,与非门2被封锁,校分信号送至分计数器的时钟端。由于校分电路的信号直接送到分计数器的时钟端,开关的颤动产生的脉冲会导致分计数器的触
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电工 电子 综合 实验 之多 功能 数字 计时器 设计

链接地址:https://www.31ppt.com/p-4152785.html