电工电子综合实Ⅱ多功能数字计时器实验报告.doc
《电工电子综合实Ⅱ多功能数字计时器实验报告.doc》由会员分享,可在线阅读,更多相关《电工电子综合实Ⅱ多功能数字计时器实验报告.doc(18页珍藏版)》请在三一办公上搜索。
1、南 京 理 工 大 学电工电子综合实多功能数字计时器实验报告一、实验目的及内容1、实验目的(1)掌握常见集成电路工作原理和使用方法。(2)学会单元电路设计与组合方法。2、设计要求 实现00:00到59:59的数字计时功能3、设计内容(1)设计实现信号源的单元电路。()(2)设计实现0000”5959”计时器单元电路。(3)设计实现快速校分单元电路。含防抖动电路(开关k1,频率F2,校分时秒计时器停止)。(4)加入任意时刻复位单元电路(开关K2)。(5)设计实现整点报时单元电路(产生5953”,5955”,5957”,三低音频率F3,5959”一高音频率F4)。二、设计电路的用途及原理简介数字计
2、时器实际上是一个对标准频率(1HZ)进行计数的计数电路。计时器一般由振荡器、分频器、计数器、译码器、显示器、校时电路、和报时电路组成。振荡器产生稳定的高频脉冲信号,作为数字钟的时间基准,然后经过分频器输出标准秒脉冲。秒脉冲送入计数器,计数器通过“时”、“分”、“秒”译码器显示时间。校分电路实现对“分”上数值的控制,而不受秒十位是否进位的影响。报时电路通过500Hz 或1kHz的信号和要报时的时间信号进行“与”的运算来实现的定点报时的。各个信号“与”运算关系如下:H报时=(59:53+59:55+59:57) + 59:59 H校分=秒进位Q + H清零=复位+K2整体结构框图如下: 图一:数字
3、计时器逻辑框图三、电路所需元器件 元件型号数量NE5551片CD40401片CD45182片CD45114片74LS003片74LS201片74LS212片74LS741片电容0.047uf1只电阻1504只电阻1k1只电阻3k1只双字屏共阴显示器2块数字逻辑实验仪1台 表一:元器件清单四、单元电路设计原理1、脉冲发生电路:(1)NE555:555集成定时器是一种将模拟和数字电路集成于一体的电子器件,使用十分灵活方便,只要外加少量的阻容元件,就能构成多用途的电路,故其在电子技术中得到了广泛的运用。 图二:NE555引脚图其中1引脚为接地端,引脚2为触发端,引脚3为输出端,引脚4为复位端,引脚5
4、为控制端,引脚6为阀值端,引脚7为放电端,引脚8为电源。当将NE555连结成图三所示的多谐振荡电路时,输出端为周期矩形波。图三 :周期矩形波发生电路 T= 在经过CD4040的分频之后,即可得到频率大约为1Hz的时钟信号。(2)CD4040集成电路CD4040是一种常用的12分频集成电路。当在输入端输入某一频率的方波信号时,其12个输出端的输出信号分别为该输入信号频率的2-12-12,在电路中利用其与NE555组合构成脉冲发生电路。其引脚图如下图五:图四: CD4040引脚图其中VDD为电源输入端,VSS为接地端,CP端为输入端,CR为清零端,Q1Q12为输出端,其输出信号频率分别为输入信号频
5、率的2-12-12。将图三所示电路的输出端接至CD4040的输入端,则可以在Q12输出端得到频率大致为1Hz的方波信号。可以利用其为电子钟的计时信号。另外,在Q11、Q3、Q2三个输出端得到频率大致为2Hz、500Hz和1kHz的信号,这三个信号在后面介绍的电路中还要用到。于是脉冲发生电路部分如下图六所示:图五:脉冲发生电路2、计时和译码显示电路(1) CD4518集成电路CD4518时一种常用的8421BCD码加法计数器。每一片CD4518集成电路中集成了两个相互独立的计数器,引脚图如图七所示。图六: CD4518引脚图CD4518逻辑功能如表二所示。输入输出CRCPENQ3Q2Q1Q0清零
6、10000计数01BCD码加法计数保持00保持计数00BCD码加法计数保持01保持表二: CD4518 功能表于是,当清零端输入1,EN端为1且CP端输入时钟信号。其输出端Q3 Q2 Q1 Q0输出从0000到1001(即十进制中的0到9)的循环。所以当使用其作为分和秒的个位进行计数时不需对其进行反馈清零,而用其进行分和秒的十位计数时,需要在Q3 Q2 Q1 Q0输出0110时(即十进制中的6),对其进行清零(因为CD4518是异步清零)。(2)CD4511集成电路CD4511是一种8421BCD码向8段数码管各引脚码的转换器。当在其四个输入端输入8421BCD码时,其7个输出端可直接输出供7
7、段数码管使用的信号。其引脚图如图八所示:图七: CD4511引脚图CD4511 逻辑功能如下表三:输入输出LEDCBAgfedcba字符测灯011111118灭零1000000000000消隐锁存111显示LE=01时数据译码110000001111110110000100001101110001010110112110001110011113110010011001104110010111011015110011011111006110011100001117110100011111118110100111001119表三: CD4511 逻辑功能表根据CD4511的逻辑功能表可知, 、输入
8、为1而输入为0时其7个输出端分别输出一定的信号。只需将这些信号接入8段数码管相对应的引脚即可使其显示我们所需要的数字。CD4511左侧四个输入端分别连接CD4518的4个输出端。这样8段数码管就可以正常显示计数器所记载的数字编码了。由于电路的显示部分不会出现小数,故8端数码管的小数点引脚悬空,故计时和译码显示部分电路如下图九(以秒位为例): 图八:计时和译码部分电路图3、清零电路以图九中秒位计时和译码电路为例,图中1片CD4518所集成的两个计数器。一个为个位计数器,另一个为十位计数器。引脚9始终接高电平,引脚10接由CD4040所输出的1Hz的时钟信号,每当时钟信号出现下降沿则计数器加1。接
9、通时钟信号后,输出端引脚Q3Q2Q1Q0开始计数。当输出为1001时需要对十位进位,也就是说,此时需要给控制十位计数的集成电路一个下降沿。考虑Q3端当且仅当输出由1001变为0000时出现下降沿,于是直接将Q3端作为十位计数器的输入时钟信号。在接收到第6个下降沿信号后,十位输出端将由0101变为0110。此时,需要对其进行清零。考虑电路清零模块,使用两个与非门(图中空置的输入端为清零输入端)。当CD4518的4号引脚和5号引脚同时输出1时十位被清零。这就使得其在短暂输出0110后立即被清零成0000。同时考虑当且仅当十位输出由0101经过短暂的0110变为0000时Q2输出一个下降沿,于是利用
10、其通过校分电路向分钟位进位。然而本次实验还要求提供整体任意时刻清零的功能,则可以设计一个开关K2,使得当开关闭合时所有4518的清零端都接高电平,此时即可以实现整体清零目的。该部分电路采用74LS00两输入端四与非门进行设计,74LS00是一种十分常见的集成电路,其中集成了4个与非门。其引脚图如下:图九:74LS00引脚图清零部分电路如下图十所示: 图十:清零电路4、校分电路校分电路要求设计一个开关K1,当开关打到计数挡时,计数器正常计数,当开关打到校分档时计数器可以快速校分,同时秒计数停止。同时校分电路应具有防颤抖功能。为使分计数器可以不受到秒计数器的进位脉冲的限制,所以校分时选通较快的2H
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电工 电子 综合 多功能 数字 计时器 实验 报告

链接地址:https://www.31ppt.com/p-4152761.html