《数字电子技术》课程设计说明书多功能数字钟电路设计.doc
《《数字电子技术》课程设计说明书多功能数字钟电路设计.doc》由会员分享,可在线阅读,更多相关《《数字电子技术》课程设计说明书多功能数字钟电路设计.doc(28页珍藏版)》请在三一办公上搜索。
1、学 号: 0120809320417课 程 设 计题 目多功能数字钟电路设计学 院信息工程学院专 业通信工程班 级通信0804班姓 名指导教师2010年7月6日课程设计任务书学生姓名: 专业班级: 通信工程0804班 指导教师: 工作单位: 题 目: 多功能数字钟电路设计 初始条件: 数字电子技术基础知识 、模拟电子技术基础知识、电子技术实验室、NE555、74LS90、74LS48、7段数码管。要求完成的主要任务: 1、 电路原理图设计和相关参数的确定。2、 电路仿真3、 设计报告的撰写时间安排: 序号阶段内容时间1方案设计1天2电路仿真2天3撰写报告1天4答辩1天合 计5天指导教师签名:
2、年 月 日系主任(或责任教师)签名: 年 月 日摘要 本设计是基于555定时器产生脉冲的多功能数字钟,能够分别显示时、分、秒,还能够对时钟做校时操作,本设计时钟还具有整点报时功能。从555定时器输出1KHZ的脉冲经过三个串联计数器分频分别为100HZ、10HZ和1HZ的时间脉冲,其中1HZ脉冲作为秒脉冲输入,10HZ作为校时电路输入。秒脉冲输入时间计数部分,计数部分由六个计数器组成,每两个分别计数秒、分和时。计数器输出输到到7端数码管译码器,再书到数码管进行显示出时间。校时电路工作时,封锁计数器的进位信号,由10HZ给出计数信号,方便校时。当分计数部分要向时计数部分进位时,给出的欲进位信号驱动
3、扬声器,发出进位信号,到达报时的目的。Abstract The design is based on the pulse 555 timing produce multifunctional digital clock, can show, minutes and seconds on the clock, also can make the operation, the school also has the clock strike on the design. From 1KHZ 555 timing of pulse output by three series counter fre
4、quency respectively, 10HZ 100HZ 1HZ and the time pulse, including 1HZ pulse as seconds, 10HZ as input pulses at school input circuit. Seconds count part time input pulses, count by six counter composition, every two seconds, and were counting. To counter the output lost 7 digital tube decoder, book
5、to digital tube show time. When school work, blockade circuit, signal by the binary counter counts, convenient 10HZ given signal when the school. When points to count part when, is part of binary counter to carry signals, a binary signals drive the speaker, arrive the strike.目录1.引言12、多功能数字钟22.1任务22.
6、2、要求22.2.1基本要求22.2.2 扩展功能22.3数字钟电路系统的组成原理框图23、方案设计与选择33.1 振荡器的设计33.1.1 振荡器的选择33.1.2 参数确定43.2 分频设计53.3 时分秒计数器的设计53.3.1 时计数部分设计63.3.2 分、秒计数部分设计63.4校时电路设计73.5 整点报时电路设计83.6显示部分83.7 总体设计电路图94、元器件的选择114.1振荡器NE555114.1.1. NE555的特点114.1.2 NE555引脚位配置说明114.2 计数器74LS90124.3 译码器74LS48135、电路仿真155.1 振荡器部分的仿真155.1
7、.1 NE555输出结果仿真155.1.2 NE555输出和电容C1波形155.2 分频器的仿真165.3 时间显示仿真175.4 整点报时、校时电路仿真186总结19附录 元件清单20参考文献211.引言 时钟是现在最基本最常见的生活用品,随着现代人们的忙碌,似乎每一个角落都装上时钟才能满足人们对知晓时间的需求,现在很多宿舍楼,商场等都装上了时钟。所以制作这样一个简易的多功能时钟有其现代的意义。2、多功能数字钟2.1任务 设计一个多功能的数字钟。2.2、要求2.2.1基本要求1) 准确计时,以数字的形式显示时、分、秒的时间。 2)小时为24或12进制,分和秒为60进制。 3)校正时间2.2.
8、2 扩展功能1)定时控制2)整点报时2.3数字钟电路系统的组成原理框图 3、方案设计与选择3.1 振荡器的设计 3.1.1 振荡器的选择 振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟的准确度,通常选用石英体构成的振荡电路。一般说来,振荡器的频率越高,计时精度越高。如图1为电子手表集成电路中的晶体振荡电路,常取晶振频率为32768HZ,因其内部有15级2分频集成电路,所以输出端正好是1HZ的标准脉冲。如果精度要求不高也可以采用集成逻辑门与RC组成的时钟源振荡器如图2或由555定时器与RC组成的多谐振荡器如图3。这里选用555构成的多谐振荡器,设计振荡频率为1KHZ,电路图如图所
9、示。图1 晶体振荡器图2 逻辑门与RC振荡器图3 NE555振荡器电路3.1.2 参数确定 555定时器的脉冲时间是由于RC充放电确定的。根据三要素公式: (1) 充电过程的方程式: (2) 充电时间为: (3) 放电过程的方程式: (4) 放电时间为: (5) 总时间为: (6) 频率为: (7) 首先确定C1=0.1uf,R2=5.1K,需要输出频率f=1KHZ,将充放电时间算出,确定电阻R1。通过确定R1=4.1K。3.2 分频设计分频器的工作主要有两个:第一,产生标准的秒脉冲。第二,是提供电路工作所需要的信号,比如校时电路中用到的10HZ,就是为了校时方便而设计。选择计数器作为分频器,
10、计数器有很多元件可以选择,但是要合理充分的利用,选择3片中规模集成计数器74LS90可以完成上诉功能,74LS90是二五十进制计数器。因为555定时器产生1KHZ的信号,第一片的Q3输出100HZ,第二片的Q3输出10HZ,第三片输出1HZ。经过3次1/10分频后正好是1HZ,为标准的秒输入脉冲。 电路图如图4: 图4 分频电路3.3 时分秒计数器的设计 3.3.1 时计数部分设计时间计数设计为24进制计数,有多种计数器可供选择,本设计仍选74LS90作为计数器。设计电路图如图5。当时计数部分的个位接受分计数部分的信号,计数满10后向时计数部分的十位给出一个进位信号。时十位计数部分接受个位的进
11、位信号并进行计数,当十位和个位计满24个数后计数器清零。计数规律是从002300。 图5 时计数部分电路 3.3.2 分、秒计数部分设计分和秒一样,都采用60进制计数,本设计仍选74LS90作为计数器。设计电路图如图6。当分(秒)计数部分的个位接受秒计数部分的信号(秒计数接受的信号为振荡器经分频后输出的1HZ的标准脉冲),计数满60后向时计数部分的十位给出一个进位信号。分(秒)十位计数部分接受个位的进位信号并进行计数,计满6就想前一级给出进位信号。当十位和个位计满60个数后计数器清零。计数规律是从005600。图6 分、秒计数部分电路设计3.4校时电路设计 当数字钟接通电源或者计时出现错误是,
12、需要校正时间,校时是数字钟应具备的基本功能。一般的电子手表都具有时、分、秒等校时功能。为了电路简单,我们只对时和分进行校时。校时电路要求在小时校正时不影响分和秒的正常计数,在分校时时不影响秒和小时的计数。时校时电路和分校时电路都是一致的,校时脉冲信号为10HZ脉冲,这样速度正好适中,适合校时。 图7 校时电路 值得注意的是,由与非门构成的组合逻辑电路,在开关S闭合和打开的时候容易发生抖动,从而使校时出现错误,对于这中情况要采取去抖的措施,接上电容就可以,但是为了让去抖更有效,我还加上了由与非门组成的RC触发器。由此可以保证电路不会有抖动现象。改进图如图8: 图8 校时电路3.5 整点报时电路设
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电子技术 数字 电子技术 课程设计 说明书 多功能 电路设计
链接地址:https://www.31ppt.com/p-4152479.html