集成电路版图设计笔试面试大全.doc
《集成电路版图设计笔试面试大全.doc》由会员分享,可在线阅读,更多相关《集成电路版图设计笔试面试大全.doc(9页珍藏版)》请在三一办公上搜索。
1、1. calibre语句2. 对电路是否了解。似乎这个非常关心。3. 使用的工具。 熟练应用UNIX操作系统和L_edit,Calibre, Cadence, Virtuoso, Dracula拽可乐(DIVA),等软件进行IC版图绘制和DRC,LVS,ERC等后端验证4. 做过哪些模块其中主要负责的有Amplifier,Comparator,CPM,Bandgap,Accurate reference,Oscillator,Integrated Power MOS,LDO blocks 和Pad,ESD cells以及top的整体布局连接5. 是否用过双阱工艺。工艺流程见版图资料在高阻衬底上
2、同时形成较高的杂质浓度的P阱和N阱,NMOS、PMOS分别做在这两个阱中,这样可以独立调节两种沟道MOS管的参数,使CMOS电路达到最优特性,且两种器件间距离也因采用独立的阱而减小,以适合于高密度集成,但是工艺较复杂。制作MOS管时,若采用离子注入,需要淀积Si3N4,SiO2不能阻挡离子注入,进行调沟或调节开启电压时,都可以用SiO2层进行注入。双阱CMOS采用原始材料是在P+衬底(低电阻率)上外延一层轻掺杂的外延层P-(高电阻率)防止latch-up效应(因为低电阻率的衬底可以收集衬底电流)。N阱、P阱之间无space。6. 你认为如何能做好一个版图?或者做一个好版图需要注意些什么 需要很
3、仔细的回答!答:一,对于任何成功的模拟版图设计来说,都必须仔细地注意版图设计的floorplan,一般floorplan 由设计和应用工程师给出,但也应该考虑到版图工程师的布线问题,加以讨论调整。总体原则是模拟电路应该以模拟信号对噪声的敏感度来分类。例如,低电平信号节点或高阻抗节点,它们与输入信号典型相关,因此认为它们对噪声的敏感度很高。这些敏感信号应被紧密地屏蔽保护起来,尤其是与数字输出缓冲器隔离。高摆幅的模拟电路,例如比较器和输出缓冲放大器应放置在敏感模拟电路和数字电路之间。数字电路应以速度和功能来分类。显而易见,因为数字输出缓冲器通常在高速时驱动电容负载,所以应使它离敏感模拟信号最远。其
4、次,速度较低的逻辑电路位于敏感模拟电路和缓冲输出之间。注意到敏感模拟电路是尽可能远离数字缓冲输出,并且最不敏感的模拟电路与噪声最小的数字电路邻近。芯片布局时具体需考虑的问题,如在进行系统整体版图布局时,要充分考虑模块之间的走线,避免时钟信号线对单元以及内部信号的干扰。模块间摆放时要配合压焊点的分布,另外对时钟布线要充分考虑时延,不同的时钟信号布线应尽量一致,以保证时钟之间的同步性问题。而信号的走线要完全对称以克服外界干扰。二电源线和地线的布局问题当数字、模拟电路位于同一个芯片,任何时候数字电路的噪声都可能通过连接的电源线和地线,注入到敏感模拟电路。因此需要仔细考虑电源线和地线的布线方式,这样不
5、仅能减小数字噪声对模拟电路的注入,而且可以最小化耦合效应。一个降低干扰的方法是禁止模拟电路和数字电路共用相同的连线,区分数字和模拟部分的电源和地引脚。这样能削减由于连线共用而产生的寄生电阻,耦合。在允许范围内使电源线和地线尽可能的宽,可以减小电源线和地线的电阻。这样会减小总体布线金属的电阻值,也会相应降低在这些电阻上产生的峰值电压。尽管仔细布局可以最小化电感,但是电感本身是不可能消除的。这是因为压焊线的长度依赖于压焊块和引线框之间的距离。一种减小连线电感的方法就是预留离芯片上敏感连线最近的引脚,例如模拟电源和地。事实上,对于噪声的抑制除了电路设计上要进行充分的考虑和采用不同的手段使信号足够干净
6、之外,版图设计者拥有一定的电路设计知识和基础理论,养成一个良好的设计习惯(比如在大电流的地方习惯于尽可能多的VIA-stack和对衬底接触,对于如何隔离不同的干扰源和噪声,如何有效的采用一些简单直接的版图设计技巧并且自然的应用到设计当中)对于整个设计在最后物理实现中避免未知因素导致的失效,将非常非常重要。三(1)熟悉并拆分电路对所要layout的电路,把电路进行划分,了解每部分的重要程度和相互依存的关系,就是有些部分可以画到一起,有的要把一些其他部分包含在里面。找出电路的对称性及相似性(版图上可以直接copy过来用的)。知道哪里出线多,哪里出线少。(2)评估与计划评估电路,比如用到多少个模块,
7、占总面积多少?用到多少个Cell,占总面积多少?模块所占面积与其要布线的面积之比,等等。评估要分几部分进行layout,每部分要占多大面积,要花多少时间?整体要花多少时间?什么时候要来layout哪一部分. (3)布局和摆放根据评估的大小,对各部分进行摆放,以达到最好的效果和连线方式。规化走线空间和走线路径,重要的是power/ground,和较为重要的线的整体走向,以达到简洁和安全。(4)标记版图对应电路,在版图上打label(或者加pin,或者加属性),一是知道已经画好是哪一部分电路,二是知道是否连接正确。一层层下来,由小部分组成较大部分,再由较大部分组成大部分,越来越复杂时,layout
8、工程师所做的记号就相当重要,好比一个好的程序员,会写上注释一样的重要。四做好保护环和防止latchup保护环作用 1.用“保护环”将敏感模块与其他电路产生的衬底噪声进行隔离。保护环可以是一条简单的包围敏感电路、由衬底组成的带状封闭环,它为衬底产生的电荷提供较低的到地阻抗,能有效的隔离噪声。用guardring将受干扰的电路围住,甚至,layout工程师还可以建议circuitdesigner对noise进行过滤等处理。还要在floorplane时,避免将噪声电路与易受干扰的电路离得很近,应尽量将噪声电路。安排在芯片的边角部位,并做隔离或打上guardring以防万一。2.防止latchup如何
9、放置保护环(guard ring) 来正确防护latch-up。上图是典型的版图结构,左边是N-well PMOS 加 N+ well contact, 右边是P-sbu NMOS 加 P+ sub contact,中间就是guard ring,当然well contact 、psub contact 也是保护的一部分,只不过没有画成环状而已,不能忽略。保护环的基本概念主要分成两种:1,多数载流子保护环;2,少数载流子保护环。多数与少数是相对的,比如:电子在P-sub中为少数载流子到了Nwell中就是多数载流子了。那么保护环到底发挥着什么作用呢?画出上图的剖面图来更用助于我们理解。将中间的保护
10、环暂时拿掉,分析其中的寄生情况。为了不让情况变得复杂,我们只描述主要的寄生情况。其中Nwell中的P+ 、Nwell、P-sub组成纵向的PNP,Nwell中的P+为发射极。另外P-sub中的N+、P-sub、Nwell组成横向的NPN,P-sub中的N+为发射极。简单理解就是MOS的源/漏极作为了寄生三极管的发射极。(注意源漏是存在差异的)少数载流子保护环是掺杂不同类型杂质,形成反偏结提前收集引起闩锁的注入少数载流子。多数载流子保护环是掺杂相同类型杂质,减小多数载流子电流产生的降压。以剖面图为例,P-sub中的N+区的电子注入经P-sub扩散,大多数电子到达Nwell-Psub结,并在电压的
11、作用下加速漂移到Nwell中,电子进入Nwell在被最后收集的时候,便会形成压降,导致寄生PNPN结构发生latchup。为了解决这个问题,就必须防止电子进入Nwell。少数载流子保护环就是提前进行电子的收集,而且少数载流子保护环深度较深,效果也是相当的明显。多数载流子与此相对应,收集空穴。但因是P型衬底,空穴必然进入到衬底中,多数载流子保护环本质上降低了局部的电阻。P+型多数载流子保护环离Nwell近,更利于提前收集,效果就会明显一点。Nwell-contact 、P-sub contact 起着多数载流子保护环的作用,所以离Nwell P-sub结近效果会好一些。五版图设计无论数字模拟ES
12、D 及LATCH UP都是重要的考虑问题1.每个PAD与内部连接最好经过一个小电阻,此电阻不用太大,也没有必要准,一般选择方块电阻较低的物质做,但要注意此电阻不能影响正常功能.2.与PAD连接的ESD管遵守ESD规则,漏极与GATE的距离要比正常的拉大一些.如果是采用高压制程则按高压MOS画法.ESD cell要用两层guard ring围绕.一层接VDD 一层接GND. 3.输出之驱动级PMOS NMOS距离要拉开. 防止latchup4.施密特触发器中那两颗特殊MOS(接GND的PMOS和接VDD的NMOS)要用guard ring围.在nwell中扩散n+或在p-sub中扩散p+所做的g
13、uardring为多数载流子保护环,反之则为少数载流子保护环。少数载流子保护环作用是先于寄生集电区,提前收集会引起触发的少数载流子。这种结构对横向寄生晶体管有效,但对纵向晶体管几乎没有作用。而且这种保护环并不见得都要成封闭状态,它应该包围在潜在的发射区。多数载流子保护环,在局部位置减轻了寄生电阻,并且在对发射区的远近上,分别称为弱势结构和强势结构。强势结构较为有效,因为它靠发射区较近,有电流导向的作用。建议多打nwellcontact和p-subcontact,以减轻连入的寄生电阻。六cmos电路中的寄生情况,以便在对布局的好坏有所了解。首先,来回顾一下相关内容的基本知识,这里暂且只谈论寄生电
14、容与电阻其他:C=Q/V其中Q为极板电荷,V为两极板之间的电压电阻的相关公式如下:V=IR I-电流R-电阻V-电压这些公式以下会用来解释常见的问题。在电路中,寄生无处不在,因为这里讲的是cmos电路,cmos电路制作在substrate上,而substrate无处不在我们无法消除这种寄生情况,也无法对寄生视而不见,如果你忽略他,他将会给电路造成一些麻烦可能对一般电路没有多少影响,但对于追求高频率,高速度的今天,忽略就将造成损失。寄生不只是某一层对substrate形成寄生,还发生在层与层之间,层与层的侧面之间等等,所以为了减少寄生对电路的干扰,就需要在layout时,相应注意!最好不要到处布
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路 版图 设计 笔试 面试 大全
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-4150745.html