电子电路课程设计数字电子时钟显示系统.doc
《电子电路课程设计数字电子时钟显示系统.doc》由会员分享,可在线阅读,更多相关《电子电路课程设计数字电子时钟显示系统.doc(8页珍藏版)》请在三一办公上搜索。
1、实验课题:数字电子时钟显示系统实验目的:通过时钟电子时钟系统的设计和仿真,要掌握电子仿真软件的使用,同时熟悉组合逻辑芯片(74LS48,74LS191,74LS92,74LS90,74LS00,555定时器等)的结构及各引脚的功能作用,掌握芯片的功能使用;同时让我们初步了解数字逻辑电路系统的大概流程。实验内容:1. 画出并熟悉数字钟的主体电路逻辑图,(实验过程中电路图指导老师已给出)2. 查阅资料搜集各芯片的引脚结构及功能,关键步骤,为下面的接线做准备3. 在仿真软件上连线仿真并调试,及时发现问题实验仪器:七段译码器(BS202)芯片74LS48 74LS191 74LS92 74LS90 7
2、4LS00 555定时器,电容,导线等实验原理:数字电子钟由信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路等组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用555构成的振荡器加分频器来实现。将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可以实现一天24h的累计。译码显示电路将“时、分、秒”计数器的输出状态经七段显示译码器译码,通过六位LED显
3、示器显示出来。整点报时电路是根据计时系统的输出状态产生一个脉冲信号,然后去触发音频发生器实现报时。校时电路是来对“时、分、秒”显示数字进行校对调整。整体电路图如下:1. 秒脉冲信号发生器秒脉冲信号发生器是数字电子钟的核心部分,它的精度和稳定度决定了数字钟的质量。由振荡器与分频器组合产生秒脉冲信号。1) 振荡器: 通常用555定时器与RC构成的多谐振荡器,经过调整输出1000Hz脉冲。2) 分频器: 分频器功能主要有两个,一是产生标准秒脉冲信号,一是提供功能扩展电路所需的信号,选用三片74LS90进行级联,因为每片为1/10分频器,三片级联好获得1Hz标准秒脉冲。其电路图如下:2. 秒、分、时计
4、时器电路设计秒、分计数器为60进制计数器,小时计数器为24进制计数器。实现这两种模数的计数器采用中规模集成计数器74LS90构成。1) 60进制计数器由74LS90构成的60进制计数器,将一片74LS90设计成10进制加法计数器,另一片设置6进制加法计数器。两片74LS90按反馈清零法串接而成。秒计数器的十位和个位,输出脉冲除用作自身清零外,同时还作为分计数器的输入脉冲CP1。下图电路即可作为秒计数器,也可作为分计数器。2) 24进制计数器3. 译码显示电路译码电路的功能是将秒、分、时计数器的输出代码进行翻译,变成相应的数字。用与驱动LED七段数码管的译码器常用的有74LS48。74LS48是
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子电路 课程设计 数字 电子 时钟 显示 系统
链接地址:https://www.31ppt.com/p-4150118.html