毕业设计(论文)低电压差分信号 (LVDS).doc
《毕业设计(论文)低电压差分信号 (LVDS).doc》由会员分享,可在线阅读,更多相关《毕业设计(论文)低电压差分信号 (LVDS).doc(40页珍藏版)》请在三一办公上搜索。
1、摘要低电压差分信号 (LVDS)高速1/0接口单元当前CMOS电路设计中的重要研究。它在减小CMOS芯片内外速度差异、实现高速数据传输方面具有独特的优势和作用。本文重点研LVDS高速1/0接口单元的设计技术,完成一种基于中芯国际0.13umCMOS工艺的 622MbpsLVDs驱动器的设计。论文首先介绍了LVDS接口的基本原理和电特性,通过与其他接口技术进行对比,分析了LVDS接口在高速数据传输应用方面的优势,结合实例给出了LVDS接口电路的设计原则。论文着重分析了几种 LVDSUO接口单元的基本电路结构及其工作原理,给出了用HSPICE工具进行模拟验证的结果。基于中芯国际0.13umCMOS
2、工艺,完成了中芯国际LVDS系列产品中 622MbPsLVDS驱动器的设计,实现了从电路设计、仿真、版图、后仿真优化、一直到最后的流片等整套LVDS产品的开发过程。设计过程参照国际通用标准,保证了产品的通用性。关键词:低电压差分信号 (LVDS);接口;电流镜;差分放大器;带隙基准。AbstractLow Voltage Differential Signaling(LVDS),a high speedl/0interface,1s one important research Problem of reeent CMOS cireuit design.It hasi nimitable su
3、periority and funetion on a chieving high speed datatransfer.In this Paper,researeh on design teehnology of LVDS Shigh speed l/0 interfaee 1s diseussed:It also ceontains a 622MbPs LVDS transmitter design nwhieh 1s based on SMIC 0.13um CMOS arts. In this PaPer,we first introduce the basic Prinei Ple
4、and eleetrieal specification of LVDS inierfaee; by eomParing with other interface teehnology,analyzethes一the sPeriority of LVDS on high sPeed datatransfer.In the article we also analyze some examples ofLVDSI/0interface cireuit sandworking PrineiPleindetail,and give out the simulation results as well
5、 as verifieation using HSpICE simulationtool.AceomPlish a 622MbPs LVDS transmitter design,one of Products of SMIC LVDS series,based on SMIC0.13um CMOS arts.Aetualize a total Process of LVDS Produet development from Circuits design,pre一layoutsimulation,layoutdesign,post一layout simulation and Optimize
6、 till to the final tapeout.The entire design flow refers to international general Criterion which ensures the general acceptance and use.Keywords:LowVoltage Differential Signaling(LVDS)Inierfaee Current Mirror Differential AmPlifier Bandgap目录摘要IAbstractII第一章绪论11.1 LVDS的概念11.2LVDS技术的特点21.3LVDS的发展及现状2
7、1.4 LVDS的典型结构3第二章高速信号传输理论与实现52.1信号完整性52.2 高频传输线上的损耗52.3高速背板链接器62.3.1互感62.3.2串联电感72.3.3寄生电容72.34高速连接器8第三章仿真软件93.1引言93.2微波网络参量103.4HFSS软件的应用过程12第四章LVDS参数设计与仿真134.1关于LVDS迹线端口尺寸的设置134.2 HFSS软件仿真过程以及结果的分析和处理154.2.3创建差分对S参数绘图264.2.4场覆盖图284.3 优化设计参数扫描31参考文献36致谢37第一章绪论1.1 LVDS的概念低电压摆幅的差分信号 (LowvoltageDiffer
8、entialsignaling,简称Lvns)又称RS一644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。它使得数据能在差分传输线对或平衡电缆上以几百兆比特/秒的速率传输。LvDS是用于高速数据传输的通用接口标准。该技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,其传输介质可以是铜质的PCB连线,也可以是平衡电缆。LVDS对信号完整性、低抖动及共模特性要求较高的系统中得到了越来越广泛的应用。目前,流行的LVDS技术规范有两个标准:一个是TIA/EIA(电讯工业联盟/电子工业联盟)的ANSI/TI刀EIA一644标准,另一个是 IEEE1596.
9、3标准。在ANcl/TIA尼 IA2644标准中就建议了 655MbPs的最大速率和 1.923GbPs的无失真媒质上的理论极限速率。图1.1为LVDS的原理简图,其驱动器由一个恒流源(通常为3.smA)驱动一对差分信号线组成。在接收端有一个高的直流输入阻抗(几乎不会消耗电流),所以几乎全部的驱动电流将流经100Q的终端电阻在接收器输入端产生约35omV的电压。当驱动状态反转时,流经电阻的电流方向改变,于是在接收端产生一个有效的”O“或“1“逻辑状态。 1.2 LVDS技术的特点LVDS技术之所以能够解决目前物理层接口的瓶颈,正是由于其在速度、声/EMl、功耗、成木等方面的优点。高速传输能力:
10、LVDS技术的恒流源模式低摆幅输出意味着LVDS能高速动,例如:对于点到点的连接,传输速率可达800M帅s;对于多点互连FR4背板十块卡作为负载插入总线,传输速率可达40OMbPs。低噪声/低电磁干扰:LVDS信号是低摆幅的差分信号。众所周知,差分数传输方式比单线数据传输对共模输入噪声有更强的低抗能力,在两条差分信号上电流以方向及电压振幅相反,噪声以共模方式同时祸合到两条线上。而接收只关心两信号的差值,于是噪声被抵消。由于两条信号线周围的电磁场也相互抵消,故比单线信号传输电磁辐射小得多。而且,恒流源驱动模式不易产生振铃切换尖锋信号,进一步降低了噪声。低功耗:LVDS器件是用CMOS工艺实现的,
11、这就提供了低的静态功耗;载(100Q终端电阻)的功耗仅为1.Zmw;恒流源模式驱动设计降低系统功耗并极大J一也降低了kc的频率成分对功耗的影响。与其相比,TTL/CMOS收发器动态功耗相对频率呈指数上升。1.3 LVDS的发展及现状1995年11月,以美国国家半导体公司为主推出了ANSFTIAjEIA一644标准1996年3月,IEEE公布了IEEE1596.3标准。这两个标准注重于对LVDS接口的特性、互连与线路端接等方面的规范,对于生产工艺、传输介质和供电电压等没有明确。LVDS可采用CMoS、GaAs或其他技术实现,其供电电压可以从+5到+3.3v,甚至更低;其传输介质可以是PCB连线,
12、也可以是特制的电缆。推荐的最高数据传输速率是655MbPs,而理论上,在一个无衰耗的传输线上,LVDS的最高传输速率可达1.923GbPs。近年来,现代高性能微处理器的速度已经突破了IGHz,芯片间的传输速率也达到儿百兆赫兹,在cMOs电路系统中进行600MbPs以上的信号传输已经不可避免。在众多用于高速数据传输的接口电平形式中,只有LvDS能够实现高速度、低功耗、低噪声以及低成本的结合而无需折衷。因此,国际上对LVDS及其相关产品的研究开发十分活跃,各大公司均推出了LVDS信号的ASICFO接口单元产品系列,如国家半导体公司的DS90、Ds92系列速度达到600MbPs,德州仪器公司的SN6
13、5LVDS和SN75LVDs系列速度达到400Mbps600Mbps. FARADAY公司的IJVDST80HgOA和FXLVIX08ollAOA系列速度达到600Mbps左右,富士通公司的CE61、CE71系列的速度也达到了300MHz400MHz。这些产品在高性能计算机、电讯、通讯、显示及消费电子等领域得到广泛的应用。LVDS高速/O接口单元是高性能计算机和通讯电子设备中重要的构件,直接影响到系统性能。但是,国外把这些研究成果都作为核心机密。为了掌握高性能计算机中的这项重要技术,我们必须研究开发具有自主知识产权的 LvDS1/0接口单元。LVDS高速FO接口单元包括LVDS驱动器、LVDS
14、接收器和LVDS偏置单元。1.4 LVDS的典型结构目前LVDS产品主要有美国国家半导体公司全系列的LVDS产品和德州仪器半导体司的LVDS产品系列。美国国家半导体公司这方面更具优势,其产品主要有四种典型结构,是目前数据传输和交换常用的四种方式。LVDS技术的应用领域也日渐普遍。在高速系统内部、系统背板互连和电缆传输应用中,驱动器、接收器、收发器、并串转换器/串并转换器以及其他LVDS器件的应用正日益广泛。接口芯片供应商正推进LVDS作为下一代基础设施的基本构造模块,以支持手机基站、中心局交换设备以及网络主机和计算机、工作站之间的互连。其典型结构:(l)点到点结构。基本的发射和接收结构,用于两
15、点间固定方向信号传输;(2)点到多点结构。广播式总线结构连接多个接收端到一个发送端,常用于数据分配;(3)多点到多点结构。多点互连总线使点到点之问互连降到最少,同时一提供双向,半双工通讯能力,在同一时间,只能有一个发送器工作;(4)矩阵开关结构。通常应用于需要非常高的信号交换通路的系统中,实现全双工通信。对应点到点或点到多点结构,有LvDS线路驱动/接收器和LVDS串行/解串器(Channellink)系列产品。对于多通道、宽带、大动态的数据传输,LVDS串行/解串器将是很好的解决方案。雷达系统中,分系统之间的数据传输,分系统内通过背板的数据传输应用LVDS串行/解串器将大大减少电缆、接插件以
16、及PCB背板的复杂度。这种产品在雷达系统中有很好的应用前景。对应点对多点或多点到多点结构的应用,BusLVDS技术能最好地适应这些应用。BusLVDS、mLVDS线路驱动/接收器系列的扩展,为多点应用场合而设计,这时总线两端都终接电阻。BusLVDS驱动器提供约10mA的输出电流,因而能被用于重负载的背板上,那里的等效阻抗低于100Q,这里驱动器会有30一50。范围的负载。在一些大的数据通信系统中,要构造大的高速背板,LVDS技术是最理想的解决方案。 第二章高速信号传输理论与实现2.1 信号完整性对大多数电子产品而言,当时钟频率超过looMHz或上升边小于nIs时,信号完整性效应就变得重要了,
17、通常将这种情况成为高频领域或高速领域。这些术语意味着在那些互连线对信号不再透明的产品或系统中,如果不小心就会出现一种或多种信号完整性问题。从广义上讲,信号完整性指的是在高速产品中由互连线引起的所有问题。它主要研究互连线与数字信号的电压电流波形相互作用时其电气特性参数如何影响产品的性能。许多信号完整性的噪声问题,比如振铃、反射、近端串扰、开关噪声、非单调性、地弹、电源反弹、衰减、容性负载等。这些都是互连线的电气特性对数字信号波形所造成的不同影响。所有与信号完整性噪声问题有关的效应都与如图2.2.1所示四类特定噪声源中的一个有关。一旦知道噪声的来源,那么找出和解决这种问题的一般方案就很清楚了。2.
18、2 高频传输线上的损耗如果损耗与频率之间没有关系,低频元件和高频元件的衰减肯定是一样的,整个信号波形会按照一致的幅度下降,上升时间停留在以前的水平161。此种情况下,衰减的影响可以在接收器端得到补偿,上升时间、抖动等不会受到衰减的影响而停留在原先状态。但在一个真实有损传输线上传播的信号,高频元件的信号幅度衰减了,而低频元件几乎没有变。由于局部的衰减信号带宽降低了,随之信号上升时间得到增加。这说明导致上升时间衰减的损耗是频率相关的。频率相关损耗和上升时间衰减的重要影响就是码间干扰:位组合的精确波形依赖于经过的前一比特流。这严重影响了在接收端区别高电平和低电平的能力,提高了误码率。当信号在传输线上
19、传播时,有五种途径引起能量损耗:辐射损耗、相邻导线祸合、阻抗失配、导线损耗和介质损耗。辐射损耗对于EMI是重要的,但是与其它损耗相比辐射损耗丢失的能量很小,在有损传输线中几乎没有影响。2.3 高速背板链接器随着镀通孔、叠层、器件和连接器性能的提高,铜背板和连接器技术使得数据传输速率达到千兆位。而连接器仍然是影响数据传输的关键因素,除了必须与己给定芯片兼容外,还影响到印制板布局和机架设计方面的封装。连接器的尺寸、面积、引脚密度和布线能力常常会带来负面的影响。连接器是用来连接子板和母板、传输线和背板的器件,由底座、端子、插针等组成。在设计高速系统中,首要目标是在信号传输路径上阻抗匹配所有组件,最小
20、化信号反射。当阻抗失配时,数字比特流以两倍于传输线长度的传输损耗被反射到源端。反射能量在源端和失配端反弹,直至被材料损耗尽。反射波导致更高阶频率衰减、码间干扰和眼图闭合。一个从子板出发的高速发射信号经过母板传输线到达接收器后,介质损耗和导体损耗都限制了信号完整。而起互连作用的连接器,如果阻抗匹配不好还将增强信号的反射。另外,高速连接器引脚之间的互感、寄生电容以及接触部分的插入损耗,都加重了对信号传输质量的影响。2.3.1 互感连接器中的两个信号引脚电流可能通过同一个地引脚返回,使得两个返回路径重叠而产生感应噪声,这就是连接器两个引脚的互感。产生互感噪声不需要回流路径完全重叠,任何两个相邻电流环
21、都可以相互影响对方。互感是导致串扰的直接原因。为减小引脚间的互感,可以通过接地改变返回电流路径。互感的变化和距离的对数成正比,因此信号与地引脚的距离越小,回流重叠的部分就越小,导致互感的减小。另外可以额外的增加地引脚,且是在信号引脚之间增加,会明显的减小互感,在连接器边沿增加额外的地线作用微乎其微。藕合到连接器的任意线路噪声都来自于其它线路,因此可以减少连接器信号引脚个数就能减少总的串扰。2.3.2 串联电感EMI是由大环路中的信号电流引起的,高频电流流经大的环路时候会辐射出大量电磁能量。EMI设计的主要工作就是使信号流经路径的横截面积达到最小。两个板卡通过一个连接器连接,大部分信号的返回电流
22、从连接器B的接地引脚流过。如果这两个板卡上的源端和接收端还存在其它路径,一部分返回信号电流会通过这些路径返回。正是这部分电流形成串联电感,引起大量的EMI问题。信号返回电流所经过的路径是否唯一,取决于连接器的物理结构和两个板卡所在机箱的结构。返回某个板卡源端的电流只要不经过该连接器,必定会有一个大的环路面积,导致大的EMI问题。基于此种原因,在连接器的设计时就应该消除EMI问题。可以在连接器中多用一些接地引脚,使每一条信号线都靠近地,尽量减小连接器中有效辐射环路面积。还可以将同一母板上的连接器紧密放置,去除远端返回电流的可能。另外,可以延长驱动电路的上升沿时间,降低辐射。对于整个PCB设计而言
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 毕业设计论文低电压差分信号 LVDS 毕业设计 论文 电压 信号 LVDS

链接地址:https://www.31ppt.com/p-4149658.html