数字电子课程设计报告多功能电子钟.doc
《数字电子课程设计报告多功能电子钟.doc》由会员分享,可在线阅读,更多相关《数字电子课程设计报告多功能电子钟.doc(13页珍藏版)》请在三一办公上搜索。
1、数字电子课程设计报告多功能电子钟一、设计题目 多功能数字电子钟的设计二、设计要求1、有“时”、“ 分”、“ 秒”(23小时59分59秒)显示且有校时功能。(设计秒脉冲发生器);2、有整点报时功能。(选:上下午、日期、闹钟等)3、用中规模、小规模集成电路及模拟器件实现。4、供电方式: 5V直流电源三、设计任务1、画出数字电子钟的电路图。2、用EWB进行功能仿真。3、撰写课程设计说明书四、设计总体框图和总电路图 图1 多功能数字电子钟系统框图图2 总电路图五、设计方案及论证主电路是由TTL集成电路功能部件和单元电路构成。本方案主要功能特点:1、实现“时”、“ 分”、“ 秒”(23小时59分59秒)
2、显示且有校时功能;2、自行设计的用555定时器组成的多谐振荡器和分频器组合的秒脉冲发生器,可以代替1Hz方波信号源是电路正常运作;3、有星期的显示功能,以及时钟12/24进制的转换,并能同步正常进位;4、实现整点报时功能。1、振荡器的设计 振荡器是数字电子钟的核心部件。有以下两种方案:方案一:选用石英晶体构成的振荡器电路 石英晶体振荡器的精度较高,由于振荡器的稳定度及频率的精确度决定了数字钟的及时的准确程度,而且,通常情况下,震荡器的频率越高,计数精度越高,所以多数都采用石英晶体振荡器,如:电子手表中的晶体振荡器电路。方案二:555定时器构成的振荡器555定时器构成的晶体振荡器的精度不比石英晶
3、体振荡器,不过考虑到555定时器在数字电子中有广泛的应用,而且本设计中不要求很高的精度,所以这里采用555定时器构成多谐振荡器,设置振荡频率为1kHz。电路图如下:图3 555定时器接成的秒脉冲发生器555定时器频率计算公式:添加公式 周期 T=1/f根据公式,设置R1=R2=4.77M Ohm ,C=0.1uf 则f1Hz,T1s2、分频器设计分频器的设计目的:产生等间距的频率稳定的标准秒脉冲信号。设计原理:由于由555定时器构成的多谐振荡器,虽然频率达到要求,但初始时输入信号从0V变为1/3Vcc的过程中,对555定时器来说,它的逻辑值一直是0(低电平),此期间的周期与设计的1s的周期相差
4、较大,使得直接接入电路的秒脉冲发生器从数字2开始计时。如果提高555的振荡频率,则会使得首次触发的周期和稳定后的周期相差越来越小。如果我们在电路中设计分频器,我们就需要将555定时器接成的多谐振荡器的频率重新设置,例如:将其输出的频率设置为1000Hz,那么我们就需要三片74LS90级联,并且每一片都接成是十分频,经过第一片74LS90后,输出的频率为100Hz,第二片输出的频率为10Hz,第三片输出的频率为1Hz。如果振荡器的频率为10Hz,那就只需要一片74LS90就可以了,然后将QD作为最后的输出端口。分频器原理:74ls90实际上是异步二-五-十进制加法计数器。通过不同的连接方式,能够
5、实现多种功能。下图是将74ls90连成十进制,达到十分频的作用,把555构成的多谐振荡器产生的10hz信号通过十次累加进位分为1Hz的信号,而波形的占空比没有发生变化,使得整个脉冲电路产生了相对标准的秒脉冲信号。下图为连接方式:图4 一片74LS90接成十分频的分频器图5 由555定时器构成的多谐振荡器产生的1hz的波形图图6 由555定时器构成的多谐振荡器产生的10hz的波形图图7 接入十分频分频器后脉冲电路产生的波形图 经无数次试验与调试,通过微调R1,R2和C的值,得到R2=R1=4.669M Ohm,C=0.001uf,C=0.012uf,使得周期T=1.00007s,使误差相对较小。
6、3、时分秒计数器设计 分秒计时器都是60进制的,个位都为十进制,十位为六进制,当十位为5并且个位为9的时候进位,当分和秒的时间都为“59”时,向小时个位进位。 时计数器的设计可以有两种情况,一种是24小时制,另一种是12小时制。在此处采用的是24/12进制,从“00”显示到“23/11”。(进制可调)在此处采用的是74160进行设计:(1)秒钟/分钟计时电路的设计利用十进制计数器74160和带译码器的七段显示数码管组成的数字时钟电路。根据计数器74160的真值表,利用两片74160组成同步60进制递增计数器如图: 图8 分秒钟计时电路图其中个位计数器接成十进制形式。其中选择Qc,Qb做反馈端,
7、经与非门输出控制清零端(CLR),接成六十进制形式。个位与十位之间采用同步级联复位的方式,将个位计数器的进位输出端(RCO)接至十位计数器的进位容许端(ENT),完成个位对十位的进位控制。将个位计数器的RCO端和十位计数器的Qc和Qa端经过两个与门由Co端输出,作为六十进制的输出脉冲信号。当计数器状态为59时。Co端输出高电平,在同步级联方式下,容许高位计数器计数。电路创建完成后,用1Hz方波信号作为脉冲源进行仿真。 (2)24/12进制计数器的设计 同样利用两个74160芯片、两个译码与数码显示器连接成十二/二十四进制的时计数器,通过开关H对小时进行校对,开关W通过相应与非门的连接控制十二进
8、制与二十四进制间的切换电路图如下:图9 时钟计时电路图选择十位计数器的输出端Qb和个位计数器的输出端Qc通过与非门控制两片计数器的清零端(CLR),当计数器的输出状态为00100100时,立即译码反馈清零,实现24进制递增计数;若选择十位计数器的输出端Qa与个位计数器的输出端Qb经与非门控制两片计数器的清零端,当计数器的输出状态为00010010时,立即译码反馈清零,实现12进制递增计数。敲击【W】键控制12/24进制的转换。 图10 12/24进制转换及进位装置图值得注意的是:当进行12和24进制转换时,时钟计时电路向星期计时电路的进位将发生变化。12进制时,应当跳变循环两次(24小时为一天
9、)进位一次,24进制时,跳变循环一次就进位一次。本设计采用74160设计的二进制计数器(图中名为222的子电路),与12进制的进位支路相连,因为星期是从星期一开始计数,所以将二进制内部的非门去掉,使七进制计数器的输入从高电平开始跳变,显示为1、2、3、4、5、6、0。另一支路接24进制的进位端,用同名为【W】的开关控制转换。达到了进制与进位的同步切换。4、校时电路设计 当电子钟计时出现误差时,需要对电子钟进行校时,因此校时是电子钟比不可少的内容之一。本设计是对秒钟、分钟、时钟分别进行校时,分别通过S、M、H开关键进行控制,且互不影响。本设计使用过两种校时电路方案:方案1:按照电子设计与仿真技术
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子 课程设计 报告 多功能 电子钟
链接地址:https://www.31ppt.com/p-4149237.html