《电子技术》课程设计报告数字电子钟设计.doc
《《电子技术》课程设计报告数字电子钟设计.doc》由会员分享,可在线阅读,更多相关《《电子技术》课程设计报告数字电子钟设计.doc(18页珍藏版)》请在三一办公上搜索。
1、湖南商学院电子技术课程设计报告题目 数字电子时钟设计 姓 名:学 号:专 业:电子信息工程班 级:电信0904指导教师:职 称:助理实验师计算机与电子工程学院2011年6月课程设计评审表姓 名学 院计算机与电子工程学院学 号090910148专业班级电信0904题 目电子钟设计评审意见评审成绩指导教师签名职称评审时间 年 月 日课程设计作品验收表题目电子钟设计参与人员姓 名班 级电信0904学 号090910148设计任务与要求:此次设计任务以Proteus为仿真软件,由虚拟元器件组成数字电子钟,它主要由振荡器、分秒计数器、译码器、数码管等部分组成。通过Proteus的仿真,它可以实现分秒的计
2、时功能,最后配以实物焊接组成一个这样的电路板。设计要求:准确计时,以数字形式显示分秒时的时间并且分和秒的计时要求为60进位。作品完成情况:作品能完成24进制和60进制的计数,能自动对24小时进行准确计时,并且通过LED管进行数码显示。验收情况: 验收教师签名:_ 年 月 日注:1. 除“验收情况”栏外,其余各栏均由学生在作品验收前填写。2. “验收情况”栏由验收小组按实际验收的情况如实填写。目 录1 课程设计目的12 设计任务和要求12.1 设计任务12.2 设计要求22.2.1 设计报告要求22.2.2 作品要求22.2.3 设计要求23 数字钟电路系统的工作原理24 电路的总体设计24.1
3、 数字电子钟逻辑框图34.2 振荡器的设计44.3 分秒计数器的设计54.4 数码驱动及显示电路的设计64.5 主体电路图75 电路仿真测试86 安装调试与问题分析97 心得与体会10参考资料11附录12数字电子时钟设计1. 课程设计目的电子技术课程设计是在低频电子线路、数字电子技术课程之后,安排的实践性教学环节。它是高等学校电子信息工程类专业的学生必须进行的一种综合性训练。其目的是学生运用所学的知识,动脑又动手,在教师指导下,结合某一专题独立地开展电子电路的设计与实验, 更好地将理论和实际课题相结合,培养学生的综合应用能力,培养创新意识和提高学生的综合素质。提高对设计课题的分析能力、解决实际
4、问题的综合能力、动手能力。(1)熟悉集成电路的引脚安排。(2)掌握数字钟的设计方法和和计数器相互级联的方法。(3)掌握各芯片的逻辑功能及使用方法。进一步掌握数字系统的设计和数字系统功能的测试方法。(4) 进一步掌握数字系统的制作和布线方法,了解面包板结构及其接线方法。(5) 熟悉数字钟的设计与制作。2. 设计任务和要求2.1 设计任务本设计以Proteus为仿真软件,由虚拟元器件组成数字电子钟,它主要由振荡器、分秒计数器、译码器、数码管等部分组成。通过Proteus的仿真,它可以实现分秒的计时功能,最后配以实物焊接组成一个这样的电路板。电子技术课程设计的任务是设计、组装并调试一个简单的电子电路
5、装置。课程设计主要任务内容如下:(1)学生根据设计任务查资料、文献,并进行研究讨论;(2)对设计任务的指标进行分析,构思设计方案; (3)组建功能框图,完成整机电路的系统设计;(4)应用EDA软件proteus画电路图并进行仿真分析;(5)购买元件,安装调试;(6)撰写设计报告。2.2 设计要求2.2.1 设计报告要求(1)课程设计报告应符合技术文档的规范要求。其内容一般应包括设计任务与要求、总体方案设计、系统原理框图及电路图、主要电路设计与计算、系统功能及指标测试、总结等内容,并附元器件清单;(2)所有电路图的制作应采用EDA软件正确绘制,课程设计报告中必须有Pretus仿真结果;(3)电路
6、图中的图形符号必须符合国家或国际标准;(4)报告内容完整,格式正确。2.2.2 作品要求 作品元器件布局合理,电路整洁,功能和指标达到设计任务要求。2.2.3 设计要求(1)准确计时,以数字形式显示分秒的时间。(2)分和秒的计时要求为60进位。3. 数字钟电路系统的工作原理数字电子钟是一个将“ 时”,“分”,“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒,另外应有校时功能和报时功能。因此,一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”计数器、校时电路、报时电路和振荡器组成。主电路系统由秒信号发生器、“时、分、秒”计数器、译码器及显示器、
7、校时电路、整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现。将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计时器,可实现对一天24小时的累计。译码显示电路将“时”、“分”、“秒”计数器的输出状态用七段显示译码器译码,通过七段显示器显示出来。整点报时电路时根据计时系统的输出状态产生一脉冲信号,然后去触发一音频发生器实现报时
8、。校时电路时用来对“时”、“分”、“秒”显示数字进行校对调整。数字电子钟一般由六个部分组成,其中振荡器和分频器组成标准的秒信号发生器,由不同进制的计数器、译码器和显示器组成计时系统。秒信号送入计时器进行计数,把累计的结果以“时”、“分”、“秒”的十进制数字显示出来。“时” 显示由二十四进制计数器、译码器和显示器构成,“分”、“秒”显示分别由六十进制计数器、译码器和显示器构成。数字电子钟逻辑框图如图所示。它由555多谐振荡器,分频器,计数器,译码显示器和校正电路组成。振荡器产生稳定的高频脉冲信号作为数字时钟的时间基准,输出标准秒脉冲,秒计数器满流逝后向分计数器进位,分计数器满六十后向小时计数器进
9、位。当计数时间达到23:59:59后清零,进行循环计数。计数器的输出经译码器送显示器。4. 电路的总体设计数字电子钟由信号发生器、计数器、显示器组成,振荡器产生的信号作为秒脉冲,秒脉冲送入计数器计数,计数结果通过分秒译码器显示时间。4.1 数字电子钟逻辑框图逻辑图如图1:图1 数字电子钟逻辑框图4.2 振荡器的设计振荡器是计时器的核心,主要用来产生时间标准信号,也叫基信号。数字钟的精确主要取决于时间标准信号的频率及稳定度。振荡器的频率越高,计时的精度就越高,但耗电量将增大。石英晶体振荡器的特点是振荡频率准确、电路结构简单、频率调整。它还具有压电效应,在晶体某一方向加一电场,则在与此垂直的方向产
10、生机械振动,有了机械振动,就会在相应的垂直面上产生电场,从而使机械振动和电场互为因果,这种循环过程一直持续到晶体的机械强度限制时,才达到最后稳定,这种压电谐的频率即为晶体振荡器的固有频率如果精度要求不高,可采用集成电路555定时器与RC组成的多谐振荡器。振荡器的稳定度及频率的精确度决定了数字时钟计时的准确程度。一般来说,振荡器的频率越高,计时精度越高。在电子手表中,常取的频率为32768Hz。在本次设计中,精度要求不是很高,所以选用有集成电路定时器555与RC组成的多谢振荡器,振荡频率为1Hz,由多谐振荡器的工作原理退出的工作公式f=1.44/(R1+2*R2)C)及频率和周期的关系公式 T=
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子技术 课程设计 报告 数字 电子钟 设计
链接地址:https://www.31ppt.com/p-4147024.html