[毕业设计精品]数字电路课程设计 用CPLD设计可调时数字钟.doc
《[毕业设计精品]数字电路课程设计 用CPLD设计可调时数字钟.doc》由会员分享,可在线阅读,更多相关《[毕业设计精品]数字电路课程设计 用CPLD设计可调时数字钟.doc(16页珍藏版)》请在三一办公上搜索。
1、装订线 数字电路课程设计 题目: 利用CPLD设计可调时数字钟 利用CPLD设计可调时数字钟摘 要装订线 本次课程设计是用数字电路知识以及Maxplus软件进行的制作,首先理解了电路原理图,然后进行了焊接,本次焊接增加自己的动手能力。然后对数字电路书又进行了复习,最后应用上述软件进行了编程。电路通过使用数字元件,来构成完成二十四小时的数字钟设计,并且将译码器和数据选择器配合使用来完成动态的显示输出。此外,外部控制开关用来控制电路,使得该电路可以完成保持、清零、快速校对时间等一系列的功能。本系统的难点在于EDA系统作图及最后系统优化的应用。尤其是小数点的显示控制,用一个或门,通过1Hz来控制第三
2、个数码管的点显示,再通过一个与非门来控制第五个数码管的点显示,第五个数码管的点在整个脉冲阶段显示,而第三个数码管的点只有在低电平时显示,以达到结果是第五个数码显示管的点常亮,而第三个数码管的点以1Hz的频率闪烁。制作中经常遇到各种问题,如第一次用的七段译码器显示六和九时,显示的不是很好,就重新自己做的译码器,让其显示的比较完美,而且也出现了制作的程序太大问题,最后不断的修改终于成功了。关键词:数字电路 Maxplus 七段译码器目 录一 总体设计 11.1设计要求 11.2设计原理 1二 详细设计 5 2.1课程设计思路及其步骤5 2.2模块设计5 2.3数字钟电路总图11 参考文献13装订线
3、一 总体设计1.1设计要求1、以数字形式显示时、分、秒的时间;2、要求手动校时、校分、校秒;3、调节时间时对应显示位以2Hz频率闪烁;4、时与分显示之间的小数点常亮;5、分与秒显示之间的小数点以1Hz频率闪烁;6、各单元模块设计即可采用原理图方式也可以用Verilog程序进行设计。1.2设计原理1.2.1硬件电路原理图 图1-1 硬件电路原理图1.2.2电源电路 当重新接通电源或计数过程出现误差时都需要对时间进行校正,通常,校正时间的方法是:首先截断正常的计数通路,然后再进行人工触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正完成后,再转入正常计时状态即可。电路图如图1-2所
4、示。图12 电源电路图1.2.3振荡电路与分频电路晶体振荡器给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定.分频电路采用T触发器对其分频,每经过一个T触发器对其二分频,所以各点的分频倍数分别为:QD: 24 、QE: 25 、QF: 26 、QG: 27、QH: 28、QI: 29、QJ: 210、QL: 212、QM: 213、QN: 214。此处采用的是32768Hz的晶振,故分频之后QF:512Hz、QI:64Hz、QN:2Hz。电路原理图如图1-3(a)、(b)所示。(a)(b)图13 振荡电路与分频电路图1.2.4显示电路 计数器实现了对时间的累
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 毕业设计精品 毕业设计精品数字电路课程设计 用CPLD设计可调时数字钟 毕业设计 精品 数字电路 课程设计 CPLD 设计 可调 数字
链接地址:https://www.31ppt.com/p-4146771.html