MPC8272总线与DSP HPI总线接口的FPGA实现.doc
《MPC8272总线与DSP HPI总线接口的FPGA实现.doc》由会员分享,可在线阅读,更多相关《MPC8272总线与DSP HPI总线接口的FPGA实现.doc(3页珍藏版)》请在三一办公上搜索。
1、MPC8272总线与DSP HPI总线接口的FPGA实现文章来源 毕业论文网 论文关键词: DSP HPI MPC8272 FPGA VHDL源代码 论文摘要:通过对TI公司TMS320C6421 DSP HPI接口信号和接口总线时序的分析,以VHDL语言为工具,使用Altera的FPGA芯片EP3C40F780C8,设计完成MPC8272总线和TMS320C6421 DSP HPI总线之间的通信接口,并在实际的产品中得到运用,给出与整个接口设计相关的VHDL源代码。对于类似的DSP HPI接口设计,此文章具有参考和指导意义。 一、HPI概述 HPI(Host-Port Interface)主
2、机接口,是TI高性能DSP上配置的与主机进行通信的片内外设。通过HPI接口,主机可以非常方便地访问DSP的所有地址空间,从而实现对DSP的控制。 TMS320C6421的HPI接口是一个16bit宽的并行端口。主机(host)对CPU地址空间的访问是通过EDMA控制器实现的。 HPI接口的访问主要通过三个专用寄存器来实现,它们分别是HPI控制寄存器(HPIC)、HPI地址寄存器(HPIA)和HPI数据寄存器(HPID)。 二、HPI接口信号简介 (1) HD150(数据总线) (2) HCNTL10(控制HPI访问类型) 如前所述,对HPI的访问需要通过三个寄存器,即HPI地址寄存器(HPIA
3、),HPI数据寄存器(HPID)和HPI控制寄存器(HPIC)来实现。HCNTL10就是用于选择这三个寄存器的专用引脚。(3) HHWIL (半字指示选择) HHWIL指示当前的为第一个或是第二个半字传输,但需要注意的是,它并不代表是最高有效的(most significant)还是最低有效的(least significant),而决定的依据是HPIC中的HWOB位的状态。对于第一个半字,HHWIL必须被驱动为低电平;对于第二个半字,HHWIL必须被驱动为高电平。 (4) HR/W (读/写操作指示) HR/W为高电平,表示从HPI接口读;HR/W为低电平,表示向HPI接口写。 (5) HR
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- MPC8272总线与DSP HPI总线接口的FPGA实现 MPC8272 总线 DSP HPI 总线接口 FPGA 实现
链接地址:https://www.31ppt.com/p-4146671.html