CPLD技术设计数字时钟 电子报告.doc
《CPLD技术设计数字时钟 电子报告.doc》由会员分享,可在线阅读,更多相关《CPLD技术设计数字时钟 电子报告.doc(21页珍藏版)》请在三一办公上搜索。
1、 课程设计设计题目: 数字电路 专业班级: 07电气六2班 学生姓名: 学号: 学生姓名: 学号: 指导老师: 起止日期2010年1月8日到2010年1月19日 电气技术系 二零一零年十二月 目 录1、摘要32、系统结构33、获取脉冲信号的方法43.1、霍尔传感器43.2、光电传感器63.3、光电编码器74、硬件连接图及原理95、仿真106、PROTEL DXP原理图117、PCB图 138、CPLD芯片实物图 149、硬件调试结果 1410、 CPLD内部原理图 1411、 课程设计实物图 1612、 元件清单1713、 谢词18摘 要数字时钟是我们在生活中经常要用到的是生活中不可缺少的,学
2、会使用CPLD技术设计数字时钟具有很重要的意义,可以大大的节省成本。数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。要让数字时钟能计数,首先要解决是跳数和停止的问题。在使用模拟电路制作数字时钟时用CPLD芯片来计数的方法,即将CPLD芯片和数码管的管 角相连,用按钮来控制数码管计数准确,用其来校准时间,使用蜂鸣器来模拟数字时钟的整点报时,如此来控制设计的准确和完整。1总体设计方案1.1 设计目的 1. 熟悉并且了解集成电路
3、的引脚安排。2. 掌握每一块芯片的逻辑功能及使用方法。4. 了解数字钟的组成及工作原理和分析方法。5. 熟悉分时秒数字时钟的设计绘图与线路板的制作1.2设计指标 数字时钟的时间以24小时为一个周期;或者以24进制和60进制的方法经过译码驱动部分来显示时、分、秒;用蜂鸣器来整点报时,而达到数字时钟的效果。 1.3设计要求2.1画出数字时钟电路原理图或画出仿真的电路图。2.2电路元器件和各元件的参数选择。2.3 用protus7.4仿真软件进行电路仿真以及调试。2.4 protel的原理图绘画和pcb板的绘制生成。3 制作要求 自行装接和调试,焊点焊的饱满,尽量不要虚焊,遇到问题,不害怕,不紧张将
4、其按老师的要求制作出来。4制作设计报告 写出设计与制作的全过程,附上相关资料,图纸和心得体会。 二 电路设计2.1 计数器电路 个位和十位计数器及时个位和时间计数电路由秒个位和秒十位计数器、分个时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为24进制计数器。2.2 译码驱动电路 译码驱动电路将计数器输出的BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。2.3数码管 数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,我这次设计所用到的是最常见的7段数码管。 这种数码管是利用八个
5、发光二极管,按一定顺序连接制作成的数字、字符显示元器件。在使用时,只需在数码管的各个引脚上送入合适的高低电平,从而达到显示09一系列不同的数字。LED数码管内部集结了八个条状发光二极管排列成“日”字图案,它有共阳极和共阴极之分,当8个发光二极管的负极接在一起时称之为共阴极数码管,正极接在一起时称之为共阳数码管,对于共阴极数码管,把阴极接低电平,其余8个输入端接高电平,数码管发光;对于共阳极数码管,将阳极接高电平,其余8个输入端接低电平,数码管发光。这次用的是共阴极数码管。2.4 7段LED数码管的特点7段LED数码管被广泛用在数字化仪器仪表数控装置中,也长用于微机的数显器件.它有以下几个特点:
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- CPLD技术设计数字时钟 电子报告 CPLD 技术设计 数字 时钟 电子 报告
链接地址:https://www.31ppt.com/p-4146380.html