微电子学与固体电子学毕业论文现场可编程门阵列(FPGA) 模拟电路设计研究.doc
《微电子学与固体电子学毕业论文现场可编程门阵列(FPGA) 模拟电路设计研究.doc》由会员分享,可在线阅读,更多相关《微电子学与固体电子学毕业论文现场可编程门阵列(FPGA) 模拟电路设计研究.doc(181页珍藏版)》请在三一办公上搜索。
1、 电 子 科 技 大 学 UNIVERSITY OF ELECTRONIC SCIENCE AND TECHNOLOGY OF CHINA 硕士学位论文 MASTER DISSERTATION 论 文 题 目:现场可编程门阵列现场可编程门阵列(FPGA)模拟电路设计研究模拟电路设计研究 学 科 专 业:微电子学与固体电子学微电子学与固体电子学 指 导 教 师:教授教授 博博 导导 作 者 姓 名:班 级 学 号:200520303015 分类号 密级 秘密 内部 10 年 UDC 学 位 论 文 现场可编程门阵列(FPGA)模拟电路设计研究(题名和副题名)(作者姓名)指导教师姓名 电子科技大学
2、电子科技大学 成成 都都 (职务、职称、学位、单位名称及地址)申请学位级别 硕士硕士 专业名称 微电子学与固体电子学微电子学与固体电子学 论文提交日期 2008.4 论文答辩日期 2008.5 学位授予单位和日期 电子科技大学电子科技大学 答辩委员会主席 评阅人 2008 年 4 月 日 注 1 注明国际十进分类法 UDC的类号 独独 创创 性性 声声 明明 本人声明所呈交的学位论文是本人在导师指导下进行的研究工作本人声明所呈交的学位论文是本人在导师指导下进行的研究工作及取得的研究成果。据我所知,除了文中特别加以标注和致谢的地方及取得的研究成果。据我所知,除了文中特别加以标注和致谢的地方外,论
3、文中不包含其他人已经发表或撰写过的研究成果,也不包含为外,论文中不包含其他人已经发表或撰写过的研究成果,也不包含为获得电子科技大学或其它教育机构的学位或证书而使用过的材料。与获得电子科技大学或其它教育机构的学位或证书而使用过的材料。与我一同工作的同志对本研究所做的任何贡献均已在论文中作了明确的我一同工作的同志对本研究所做的任何贡献均已在论文中作了明确的说明并表示谢意。说明并表示谢意。签名:签名:日期:日期:年年 月月 日日 关于论文使用授权的说明关于论文使用授权的说明 本学位论文作者完全了解电子科技大学有本学位论文作者完全了解电子科技大学有关保留、使用学位论文关保留、使用学位论文的规定,有权保
4、留并向国家有关部门或机构送交论文的复印件和磁盘,的规定,有权保留并向国家有关部门或机构送交论文的复印件和磁盘,允许论文被查阅和借阅。本人授权电子科技大学可以将学位论文的全允许论文被查阅和借阅。本人授权电子科技大学可以将学位论文的全部或部分内容编入有关数据库进行检索,可以采用影印、缩印或扫描部或部分内容编入有关数据库进行检索,可以采用影印、缩印或扫描等复制手段保存、汇编学位论文。等复制手段保存、汇编学位论文。(保密的学位论文在解密后应遵守此规定保密的学位论文在解密后应遵守此规定)签名:签名:导师签名:导师签名:日期:日期:年年 月月 日日摘摘 要要 FPGA 是英文 Field Programm
5、able Gate Array 的缩写,即现场可编程门阵列,是在 PAL、GAL、EPLD 等可编程器件基础上进一步发展的产物。作为专用集成电路(ASIC)领域中的一种半定制电路产品,该产品既解决了定制电路的不足,又避免了原有可编程器件门电路资源有限的缺点。随着工艺尺寸的逐渐减小,现场可编程门阵列 FPGA 与专用集成电路 ASIC 之间的性能差异正在逐渐减小。相比较ASIC 而言,由于 FPGA 的动态可重配置特性极大降低了电路设计公司在产品设计过程中的设计风险与设计成本,缩短了产品上市的时间,减少了用户升级系统所带来的硬件花费。因此,越来越多的电路设计公司开始逐渐使用 FPGA 作为产品研
6、发与测试的硬件平台。本课题来源为总装备部国防技术重点预研项目和国家 863 研究发展计划中“可编程逻辑器件”课题的子项目。课题的目的是研究工作电压为 2.5 V 的 FPGA 芯片中模拟电路的设计方法,其研究范围主要包括 I/O 接口电路和 FPGA 芯片的电源模块。本课题打破了 FPGA 核心关键设计技术和产品制造被国外公司所垄断的不利局面,满足了国防和工业生产的需要。本论文采用正向和逆向相结合的设计方法,以正向设计思想为指导方向,同时借鉴国外先进的设计经验,以研制支持多达 16 种高性能接口标准的可动态配置I/O 端口,最高工作频率为 200MHz,可用逻辑资源为 10 万门,内部包含总量
7、达40K 的用户可用 RAM 阵列,消耗晶体管个数为 530 万的现场可编程门阵列 FPGA芯片为突破口,完成了可用 I/O 管脚资源为 180、404 和 512 的系列 FPGA 产品模拟电路的设计。其中 I/O 管脚资源为 180 的 FPGA 产品具有小于 4.8ns 的输入延时和小于 4.0ns 的输出延迟,并能够满足 FPGA 芯片 200MHz 的最高工作频率。本文中的电路采用 TSMC 0.22um 1P5M 标准 CMOS 工艺制程,使用全定制电路与版图设计方法。经仿真验证,该系列 FPGA 产品所达到的主要技术参数指标,均优于国外同类产品水平。本文的主要创新点为利用 SRA
8、M 技术的在系统可编程特性,结合模拟电路设计方法的特点,提供了一种能够同时满足多标准接口应用与可动态配置要求的 I/O接口电路结构。该结构相比过去的各种 I/O 接口电路结构而言,不但节约了芯片面积,而且能够支持多种不同的接口标准。本文所设计的多标准高性能接口电路已应用在采用陶瓷封装形式的FPGA中,该产品解决了国外同类型产品没有军品级器件的问题,满足重点军事工程的需求。本文所设计的电路已完成后端版图设计与仿真验证,目前处于流片阶段,其他系列产品的设计均按型谱项目的进度要求正在进行中。该系列产品的研制成功打破了国外对该系列器件的禁运,为我军关键电子元器件的国产化贡献了力量。关键词:关键词:FP
9、GA 可动态配置 I/O 多标准 5V 容许 Weak-Keeper ABSTRACT FPGA was the abbreviation of the Field Programmable Gate Array.It was base on the programmable divices,such as PAL and EPLD.It offset the ASICs disadvantage whose logic resouce was too less.With the character size smaller and smaller,the distance of perfor
10、mance between FPGA and ASIC was smaller and smaller.But FPGA decreased the risk and cost in the product design,for its character of the dynamic reuse,and shorten the time which the product come into the market.And more and more Fabless began to use it as the design and test platform.This research su
11、bject came from Hi-Tech Research and Development Program of China and General Equipment Headquarters.It aimed at developing series products of 2.5v FPGA,including I/O interface circuit and power system,breaking through the adverse situation as all of the FPGA products and design technology were mono
12、polized by several American companies,and satisfying urgent demands of national defence.A method of top-down design and reverse design was adopted in this paper.We took the idea of top-down design as guidance,as well as used foreign advanced design experience for reference and developed a FPGA conta
13、ining 20*30 CLB-arrays,an internal counter of 200MHz,100K gates,supporting 16 high-performance interface standards as a breakthrough,a series of FPGA family products,whose maximum available I/O number is 180,404 and 512,have been developed respectively.The 180-I/O FPGA has a 4.8ns pin-to-pin input d
14、elay and 4.0ns pin-to-pin output delay or less.This paper was based on a 0.22um 1P5M standard CMOS technology process,and on a design technology of custom layout.The primary technology parameters of the FPGA family products accomplish the foreign advanced level of kindred products.New idea of our re
15、search subject was a new I/O cicuit structure by using the SRAM array design to realize in-system programmable and the characters of analog cicuit design.This structure can reduce the chip area and give higher performance.The 180-I/O FPGA chip with ceramic packages solved the problem that there were
16、 no military devices in foreign kindred products and satisfied the requirement of important military engineering.This product has been finished the layout design.Other designs of the FPGA series were completed and were ahead of the schedule of plan.The products were used and approbated by many custo
17、mer,we broke the forbiddance for the devices by foreign countries,and contributed that the key device can be established in China for our army.Keywords:FPGA Dynamic-configuration I/O Multi-standards 5V-tolerance Weak-keeper目 录 第一章第一章 绪绪 论论.1 1.1 课题的背景和意义.1 1.1.1 现场可编程门阵列简介.2 1.1.2 SRAM 编程技术介绍.3 1.1.
18、3 FPGA 和 ASIC 的对比.4 1.1.4 市场需求分析.6 1.2 国内外研究现状与发展趋势.7 1.2.1 国外研究现状.7 1.2.2 国内研究现状.12 1.2.3 未来发展趋势.13 1.3 主要内容、创新及论文安排.13 第二章第二章 FPGA 多标准兼容可编程多标准兼容可编程 I/O 相关技术研究相关技术研究.16 2.1 架构技术研究.16 2.1.1 学术 FPGA 架构技术研究.16 2.1.1.1 FPGA 算法研究.16 2.1.1.2 FPGA 整体架构研究.17 2.1.2 商业 FPGA 架构技术研究.19 2.1.2.1 Xilinx 公司 FPGA 架
19、构.19 2.1.2.2 Altera 公司 FPGA 架构.20 2.1.2.3 各类 FPGA 架构分析.21 2.2 多标准兼容可编程 I/O 技术研究.21 2.2.1 电平接口标准研究.21 2.2.1.1 专业术语.22 2.2.1.2 接口标准分类.22 2.2.2 CMOS I/O 设计技术研究.27 2.2.3 CPLD 编程 I/O 技术研究.28 2.2.3.1 CPLD 可编程 I/O 设计技术.28 2.2.3.2 CPLD I/O 输出 skew 控制设计技术.28 2.2.4 FPGA 可编程 I/O 技术研究.30 2.2.4.1 FPGA 可编程 I/O 技术
20、研究.30 2.2.4.2 FPGA 中可编程 I/O 的分类.31 2.2.5 可编程技术 I/O 比较.31 第三章第三章 FPGA 多标准兼容可编程多标准兼容可编程 I/O 设计与验证设计与验证.32 3.1 设计技术参数和设计要求.32 3.1.1 设计要求.32 3.1.2 设计技术参数.35 3.2 FPGA 可编程标准 I/O 设计.36 3.2.1 总体结构.36 3.2.2 设计原理和设计方法.38 3.2.2.1 输出缓冲器.39 3.2.2.2 输入缓冲器.41 3.2.2.3 I/O BANK 介绍.44 3.3 FPGA 可编程非标准 I/O 设计.45 3.3.1
21、全局时钟输入管脚.45 3.3.2 配置控制信号输入管脚.47 3.3.3 配置控制信号输出管脚.48 3.4 FPGA 可编程标准 I/O 核心电路设计.48 3.4.1 输出数据通路设计.48 3.4.1.1 输出数据选择控制单元 UIO_OUTMUX.48 3.4.1.2 输出数据缓冲器单元 UIO_OUTBUF.50 3.4.2 输入数据通路设计.64 3.4.2.1 输入缓冲器单元设计 UIO_INBUF.64 3.4.2.2 输入数据阈值损失补偿单元 UIO_REFIN.71 3.4.2.3 可编程延迟与输入通道选择模块.75 3.4.3 I/O 工作模式控制与配置单元设计.77
22、3.4.3.1 配置信息存储与选择单元设计.77 3.4.3.2 I/O 工作模式控制单元设计.79 3.4.4 边界扫描链与输入输出寄存器单元设计.81 3.4.5 输入输出保护与 PCI 接口标准控制电路.85 3.4.5.1 5V 容许保护电路.85 3.4.5.2 weak keeper 数据保持单元.91 3.4.5.3 上拉和下拉电阻.93 3.5 多标准兼容非标准 I/O 接口核心电路设计.93 3.5.1 全局时钟输入 I/O 单元设计.93 3.5.5.1 时钟输入缓冲器单元 AGCK_IN.94 3.5.5.2 配置点存储单元模块 ARRSRAM_DOWN.96 3.5.5
23、.3 边界扫描单元模块 BSCAN_B.97 3.5.5.4 全局输入时钟延迟补偿模块 GCLK_COMPENSATION.97 3.5.2 配置控制信号输入管脚.104 3.5.3 配置控制信号输出管脚.105 3.6 多标准 I/O 接口电路的扩展.106 3.6.1 LVDS 接口标准介绍.106 3.6.2 电路实现原理.108 3.7 定制版图设计.108 3.8 整体电路功能与参数仿真.109 第四章第四章 FPGA 电源与时钟系统研究与设计电源与时钟系统研究与设计.112 4.1 DLL 电源系统设计.112 4.1.1 设计要求.112 4.1.2 设计原理.113 4.1.3
24、 基准电路单元设计.114 4.1.4 低通滤波单元设计.117 4.1.5 整形电路单元设计.120 4.1.6 整体电路仿真.121 4.2 上电复位电路单元设计.124 4.2.1 设计要求.124 4.2.2 设计原理.126 4.2.3 整体电路设计.126 4.2.4 整体电路仿真.131 4.2.5 定制版图设计.132 4.3 SRAM 电源系统设计.133 4.3.1 设计要求.133 4.3.2 设计原理.133 4.3.3 电压比较器单元设计.134 4.3.4 SRAMVDD 电压控制单元设计.135 4.3.5 整体电路仿真.139 4.4 内部配置时钟发生电路单元.
25、141 4.4.1 设计要求.141 4.4.2 设计原理.143 4.4.3 振荡器单元设计.145 4.4.4 整体电路设计与仿真.147 4.4.4 定制版图设计.152 4.5 FPGA 内部模拟电路单元综述.152 第五章第五章 FPGA 系列产品的模拟电路设计与验证系列产品的模拟电路设计与验证.154 5.1 FPGA 系列产品设计方法.154 5.2 FPGA 系列产品的模拟电路异同点.155 5.2.1 相同点.155 5.2.2 不同点.156 5.3 FPGA 系列产品的模拟电路设计与实现.156 第六章第六章 FPGA 可编程可编程 I/O 接口电路测试方法研究接口电路测
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 微电子学与固体电子学毕业论文现场可编程门阵列FPGA 模拟电路设计研究 微电子学 固体 电子学 毕业论文 现场 可编程 门阵列 FPGA 模拟 电路设计 研究
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-4143220.html