远程数据传输中并行转串行LVDS接口设计毕业设计说明书.doc
《远程数据传输中并行转串行LVDS接口设计毕业设计说明书.doc》由会员分享,可在线阅读,更多相关《远程数据传输中并行转串行LVDS接口设计毕业设计说明书.doc(47页珍藏版)》请在三一办公上搜索。
1、远程数据传输中并行转串行LVDS接口设计目录1 引言11.1 课题研究背景和意义11.2 国内外研究现状11.3 LVDS简介31.4 FPGA简介41.5 本课题研究内容和安排42 理论基础62.1 系统整体结构62.2 LVDS原理62.3 FPGA结构和特点102.3.1 FPGA的结构102.3.2 FPGA的基本特点142.4 并行接口和串行接口152.5 光耦合器163 整体硬件电路设计173.1整体电路结构173.2 FPGA内部电路及配置电路183.2.1 控制模块193.2.2 FIFO缓存设计193.2.3 时钟管理模块电路设计203.2.4 FPGA的配置电路213.3
2、DS92LV1023串化器配置电路和连接电路233.4 驱动电路CLC001273.5 存储器SDRAM 电路283.6 电源电路293.7 程序下载电路303.8 时钟电路303.9 LED显示电路313.10 开关控制电路323.11 带光耦的并行数据输入电路323.12 整体电路的性能分析334系统软件设计344.1 系统程序设计344.1.1 系统程序框图344.1.2 晶振倍频功能设计344.1.3 并行转串行程序设计354.1.4 分频程序354.2 系统程序仿真354.2.1 系统程序框图354.2.2 程序仿真图364.3系统的调试385 总结与展望385.1 总结385.2
3、展望38附录 1 系统程序39附录 2硬件电路图43附录 3 PCB板图44参考文献45致谢461 引言1.1 课题研究背景和意义随着数字信号处理技术的发展, 高速数据的采集、传输与处理也成为不可避免的问题。普通并行I/O接口电路由于受到自身电路结构和传输线的限制,已经不能满足不断发展的高速微处理器、多媒体、光传输连接、智能路由器以及网络技术的数据带宽要求。因此, 采用新的接口技术来解决高速数据传输瓶颈问题显得日益突出。低压差分信号(LVDS:Low Voltage Differential Signaling) 技术以其固有的低电压、低功耗和有利于高速传输等特点, 正逐渐成为宽带高速系统设计
4、的首选接口标准。目前,LVDS 技术在通信领域的应用更是日益普及, 尤其在基站、大型交换机以及其他高速数据传输系统中, LVDS 正在发挥着不可替代的作用 。随着3G技术的迅猛发展,LVDS接口电路作为一种具有诸多优势的接口技术,逐渐成为人们的研究重点。由于能够降低互连总线的条数、降低复杂度、减小功耗、降低成本,能使系统可靠性提高,被应用于总线互联中。而作为3G技术融合的核心接口电路,其技术和产品基本上都被国外公司所垄断,从而国家每年都要花费大量的经费来购买,同时也不利于国家的信息安全。在测试测量领域,系统与系统之间,系统模块间需要传输大量数据。总线是服务于系统的一个很重要的组成部分,它作为系
5、统间通信的桥梁,对提高系统性能起着至关重要的作用,为系统之间的数据传输提供了有效保证。现在, 各种系列的传输设备或传输系统均使用价格便宜、取材方便的双绞线, 来传输高质量的视频信号、音频信号和控制数据, 且其传输距离可选。虽然使用品牌系列双绞线所组成的传输系统具有独特亮度/色度处理、多级瞬态冲击保护及超强的干扰抑制能力, 但在数据高速传输中, 其高可靠性技术指标却并不能符合要求, 其所面临的问题是如何应用先进的技术来保证数据在双绞线缆中的高速传输。而将低电压差分信号(LVDS) 串行器-解串器用于双绞线电缆数据高速传输系统不失为一种新技术,很多公司的芯片正是利用这种技术完成了高频信号的远端传输
6、。1.2 国内外研究现状 从上世纪九十年代以来,国外的各大公司已开始关注着接口电路研究与发展,相继推出了许多相关产品,主要体现在三个方面:1)垄断性强、产品丰富。LVDS产品都被国外大公司,如MAXIM、Intersil、Micrel、Agilent、TI等占有,涵盖整个接口电路,频率从几十兆到几吉,能够完全满足用户要求。2)性能高。如2.5Gbps的LVDS串化器和解串器,在018um的工艺下,面积为1230um248um,功耗为200mW。3)数据传输速度快。现在LVDS接口电路数据转换速度已经达到了十几吉,还在不断的增长,针对通讯技术发展及3C融合的加快,国外公司加大了在该领域的投入,领
7、先优势不断扩大。 一些有名的大公司,国半、TI、飞兆半导体己推出各种LVDS产品,其中性能比较高的例如FINl217串行器/FINl219解串器,数据传输率达到将近2Gbps由于种种原因,且前国内使用的是国外厂商提供的产品,几乎没有自主设计的高性能LVDS核心电路和芯片,而且国外对LVDS高速IO接口的核心电路也是严格保密的为了不受制于人,我们必须自主研究设计LVDS高速接口电路,芯片及IP核接口电路是用来减小数据传输信道对传输信号的畸变的。它在模拟电话系统,以太网、无线通讯、磁盘读出电路,PCB板到芯片,芯片与芯片间和光纤通信等数据系统中具有广泛的应用。在接口电路中,线上数据率从最初3Mbp
8、s发展到了目前的IGbps以上制造工艺经历了从双极型工艺,BiCMOS工艺、GaAs工艺、CMOS模拟工艺到CMOS数字工艺的发展目前低成本的标准CMOS数字工艺是接口电路设计的主流工艺,设计方法也多种多样接口电路以越来越高的速度,以越来越智能化的工作方式,以与主流工艺数字CMOS工艺兼容的制造工艺不断地向前发展国外知名的设计公司都有自己的高速IO单元库,虽然国外关于接口电路这方面的资料比较少,但从国外处理器的高速发展上可以推测出国外公司的接口电路性能是非常高的国内接口电路的设计则起步较晚,目前的接口电路速度基本都在200MHz以下,这也是限制我国高速微处理器产业发展的一个因素因此,加大接口电
9、路的研究力度,建立具有自主知识产权的IO单元库,对于集成电路的发展具有重要而深远的意义目前,中国电路设计工程师也开始重视LVDS技术的发展,其需求也在飞速发展。例如银河巨型机的高速互连传输中就采用了LVDS技术。国内几乎没有自主设计的LVDS核心电路和芯片,使用的基本上都是国外厂商提供的成品,目前只有几家公司在进行LVDS核心电路和芯片的研发工作,因此,推进LVDS接口电路自主研发和应用具有很大的实际意义。从银河巨型机的高速互连传输使用LVDS技术可以看出,中国电路设计工程师已经开始重视LVDS技术。但国内几乎没有自主设计的LVDS核心电路和芯片,使用的基本上都是国外厂商提供的成品。即使有,都
10、仅仅研究领域集中在数据率为2Gbps以下的产品,对于2Gbps以上数据率产品,没有推出。在高校中,陆续在LVDS高速接口电路上进行了许多理论研究,而且提出了一些接口电路设计方案,但仅停留在2Gbps以下的研究,未见其相关产品的出现。我国在高速接口电路的研究和产品开发方面已经远远落后于国外。接口芯片作为总线互连的核心电路应用越来越广泛,必须加大投入,提升研究实力,才能缩小IC行业差距。1.3 LVDS简介LVDS(Low Voltage Differential Signaling)是一种低振幅差分信号技术,LVDS接口又称RS-644总线接口,是20世纪90年代出现的一种数据传输和接口技术,使
11、用的信号幅度约350mV,非常低。通过一对差分PCB走线或平衡电缆传输数据,具有低功耗、低辐射和高抗噪声等特点。LVDS在对信号完整性、低抖动及共模特性要求较高的系统中得到了越来越广泛的应用。LVDS最早是由美国国家半导体公司提出的一种高速信号传输电平,此后,在下列两个标准中作了定义。IEEE P1596.3标准,主要面向Scalable Coherent Interface定义了LVDS的电特性,还定义了SCI协议中数据包交换时的编码;ANSI/TIA/EIA.644标准主要定义了LVDS的电特性,并建议了标准推荐的最高数据传输速率是655Mbps。通常LVDS标准是以后者提供的为准。200
12、1年又重新修订发表了ANSI/TIA/EIA-644标准,标准的参数如表1.1所示。表1.1 ANSI/EIA/EIA-644标准表符号参数最小值最大值单位VOD差模输出电压250400mVVOS输出偏移电压1.1251.375VVODVOD变化范围50mVVOSVOS变化范围50mVIsa,Isb输出电流24mVtrVOD上升时间0.261.5nStfVOD下降时间0.261.5nSIin输入电流20AVth阈电压100mVVin输入电压02.4V1.4 FPGA简介 FPGA是英文Field Programmable Gate Array的缩写,即现场可编程门阵列,它是在PAL、GAL、E
13、PLD等可编程器件的基础上进一步发展的产物。既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA能完成任何数字器件功能,上至高性能CPU,下至简单ASIC电路,都可以用FPGA来实现。利用FPGA,工程师可以通过传统的原理图输入法,或是硬件描述语言VHDL自由设计一个数字系统。通过软件仿真,我们可以事先验证设计的正确性。在PCB完成以后,还可以利用FPGA在线修改能力,随时修改设计而不必改动硬件电路。使用FPGA来开发数字电路,可以大大缩短设计时间,减少PCB面积,提高系统的可靠性。FPGA的这些优点使得FPGA技术在90年代以后得到飞速的发展,同时也大大推动了EDA软件
14、和硬件描述语言(HDL)的进步。1.5 本课题研究内容和安排 论文的研究目标是设计一种高速的LVDS链路,采用FPGA来实现LVDS芯片的控制。本论文进行了以下几方面的工作:(1)研究掌握LVDS的国际标准,及其发展趋势;(2)研究LVDS接口电路的系统架构,制定电路系统结构;(3)研究FPGA控制下的LDVS接口,实际电路和版图;(4)研究并串转换电路结构,设计电路和版图;(5)研究LVDS驱动器电路原理和结构,设计电路和版图;(6)研究数据缓冲电路以及辅助电路原理和结构,设计电路和版图;本论文的安排如下:第一章讲述了本课题研究背景与LVDS研究的必要性以及LVDS的标准定义;第二章详细介绍
15、高速LVDS接口的原理和FPGA的原理;第三章主要介绍本设计中的所有硬件电路,包括FPGA、LVDS、驱动器等配置电路,并作出详细的电路图;第四章详细介绍各种软件的流程,主要是基于VHDL的FPGA控制LVDS芯片的程序流程。2 理论基础2.1 系统整体结构LVDS高速接口是当前CMOS电路设计中的重要研究课题,它在减小CMOS芯片内外速度差异、实现高速数据传输方面具有独特的优势和作用。发送电路的主控制器在开关的控制下通过光耦合器接收8位并行数据,数据经LVDS串化器转化为串行数据后,再用驱动器对信号进行加强,然后将信号传送到中继子系统。控制芯片与LVDS串化器之间的并行数据传输速度为100
16、KBYTES/s1 MBYTES/s;本系统与中继子系统间的串行数据传输速度要大于15 MBYTES/s,传输距离要大于50m;此外还要将驱动器和中继子系统间的串行数据传输状态通过指示灯显示供观察,而且要求常规测试无误码。结构框图如图2.1所示: 控制芯片配置芯片LVDS串化器 驱动器 光耦合器CS串行数据并行数据并行数据串行数据中继子系统图2.1 系统总体框图2.2 LVDS原理 LVDS(Low Voltage Differential Signaling)是一种低振幅差分信号技术,它使用幅度非常低的信号(约350mV)通过一对差分PCB走线或平衡电缆传输数据,它能以高达数千Mbps的速度
17、传送串行数据。由于电压信号幅度较低,而且采用恒流源模式驱动,故只产生极低的噪声,消耗非常小的功率,甚至不论频率高低,功耗都几乎不变。此外,由于LVDS以差分方式传送数据,所以不易受共模噪音影响。LVDS技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一点对多点的连接,具有低功耗、低误码率、低串扰和低辐射等特点。LVDS以其固有的低电压、低功耗和有利于高速传输等特点,越来越成为宽带高速系统设计的首选接口标准。目前,LVDS技术在对信号完整性、低抖动及共模特性要求较高的高速数据传输系统中得到了越来越广泛的应用。LVDS的工作原理如图2.2所示,其驱动器由一个恒流源(通常为3.5mA
18、)驱动一对差分信号线组成。在接收端有一个高的直流输入阻抗(几乎不会消耗电流),所以几乎全部的驱动电流将流经100Q的终端电阻在接收器输入端产生约350mV的电压。当驱动状态反转时,流经电阻的电流方向改变,于是在接收端产生一个有效的“0”或“1”逻辑状态。图2.2 LVDS工作原理图LVDS技术之所以能够解决目前I/O口的瓶颈,是由于其在速度、噪声、EMI、功耗、成本等方面的优点。首先,表2.1提供了LVDS与其他几种接口电路的性能对比表格:表2.1 LVDS与其他几种接口电路的性能对比参数LVDSRS-422PECLTTL输出电压振幅(典型值)350mV2V800mV2.4V接收器输入阈值10
19、0mV200mV200mV1.2V速度(Mbps)400400100驱动器传输延迟(最大值)1.7ns11ns4.5nsNA接收器传输延迟2.7ns30ns7.0nsNA动态损耗最低低高高噪声低低低高综合成本低低高低同为差分传输接口,LVDS与RS-422、PECL相比,在传输速率、功耗、接收灵敏度和成本等方面都有优越性;与传统的TTL/CMOS接口相比,LVDS在高速、低抖动及对共模特性要求较高的数据传输系统中的应用有着巨大的优势。LVDS具有低功耗、低误码率、低串扰、低辐射和高速的性能。可见,LVDS之所以成为目前高速I/O接口的首选信号形式来解决高速数据传输的限制,就是因为其在传输速度、
20、功耗、抗噪声、EMI等方面具有优势。1高速传输能力在ANSI/TIA/EIA-644定义中的LVDS标准,数据传输率达到了655Gbps,LVDS的恒流源模式、低摆幅输出的工作模式决定着LVDS具有高速驱动能力。2低功耗特性LVDS器件用CMOS工艺实现,能够提供较低的静态功耗;当恒流源的驱动电流为3.5mA,负载(100终端匹配)的动态功耗仅为1.225mW;LVDS的功耗是恒定的,不像CMOS收发器的动态功耗那样相对频率而上升。恒流源模式的驱动设计降低了系统功耗,极大地减小了频率对系统功耗的影响。虽然当速率较低时,CMOS的功耗比LVDS小,但是随着频率的提高,CMOS的功耗将逐渐增加,最
21、终需要消耗比LVDS更多的功率。通常,当数据频率在200Mbps左右时,LVDS和CMOS的功耗大致相同,但当今的数据速率已经远远超过了这个值。3低电源供电随着集成电路的发展和对更高数据速率的要求,低压供电成为急需。降低电源电压不仅可减少高密度集成电路的功率损耗,而且能降低芯片内部的散热压力,有助于提高集成度。LVDS的驱动器和接收器不依赖于特定的供电电压特性,决定了其在这方面的优势。4较强的抗噪声能力差分信号固有的优点是噪声以共模的方式在一对差分线上耦合出现,并在接收器中相减,可消除噪声对信号的影响,LVDS具有较强的抗共模噪声能力。5有效地抑制电磁干扰由于差分信号的极性相反,对外辐射的电磁
22、场可以相互抵消,耦合得越紧密,泄放到外界的电磁能量越少,即降低EMI。6时序定位精确由于差分信号的开关变化位于两个信号的交点,而不像普通单端信号依靠高低两个阈值电压判断,受工艺和温度的影响小,能降低时序上的误差,有利于高速数字信号的有效传输。7适应地平面电压变化范围大LVDS接收器可以承受至少1V的驱动器与接收器之间的地的电压变化。由于LVDS驱动器典型的偏置电压为+1.2V,地的电压变化、驱动器的偏置电压以及轻度耦合到的噪声之和,在接收器的输入端,相对于驱动器的地是共模电压。当摆幅不超过400mV时,这个共模范围是+0.22V+2.2V,一般情况下,接收器的输入电压范围可在0V+2.4V内变
23、化。LVDS的上述特点,使得HyperTansport (by AMD),Infmiband(by Intel),PCIExpress(by Intel)等第三代IPO总线标准(3G I/O)不约而同地将低压差分信号(LVDS)作为下一代高速信号电平标准。所以,在长线传输中采用LVDS作为设计的传输信号,可以实现低功耗、低误码率、低串扰、低辐射和高速的数据传输,是设计所必需的。我们采用FPGA为整个控制中心,然后控制LVDS串化器芯片是DS92LV1023芯片来实现并行到串行的高速转换。DS92LV1023是可将10位并行COMS或TTL数据转换为具有内嵌时钟的告诉串行差分数据流的串化器。其内
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 远程 数据传输 并行 串行 LVDS 接口 设计 毕业设计 说明书

链接地址:https://www.31ppt.com/p-4137910.html