自考:数字电路考前复习资料数字电路试题.doc
《自考:数字电路考前复习资料数字电路试题.doc》由会员分享,可在线阅读,更多相关《自考:数字电路考前复习资料数字电路试题.doc(34页珍藏版)》请在三一办公上搜索。
1、浙江省2002年4月高等教育自学考试 数字电路试题一、填空题(每小题2分,共20分)1.(3AD.08)16=(_)10=(_)82.CMOS的最基本的逻辑单元是由_和_按照互补对称形式连接起来构成的。3.按照数据写入方式特点的不同,ROM可分为掩膜ROM,_,_。4.基本RS触发器的约束条件,由与非门构成的为_,由或非门构成的为_。5.二值逻辑中,变量的取值不表示_,而是指_。6.开关的开通时间ton是指开关由_状态转换到_状态所需的时间。7.描述时序电路的逻辑表达式为_、_和驱动方程。8.施密特触发器具有_特性,定义为参数UT=_。9.TTL反相器输入接电阻Ri2.5k时,输出电压u0为_
2、,通常把2.5k电阻称为_。10.用组合电路构成多位二进制数加法器有_和_二种类型。二、单项选择题(在每小题的四个备选答案中,选出一个正确答案,并将正确答案的序号填在题干的括号内。每小题2分,共20分)1.若ABCDEFGH为最小项,则它有逻辑相邻项个数为( ) A. 8 B. 82 C. 28 D. 162.半导体二极管截止时,外加电压uD为( ) A. 1.4v B. 1v C. 0.7v D. 2v MOS管导通而且工作在可变电阻区导通电阻很小 B=Ron0v 4.F1(A,B,C)=(1,2,4,7) F2(A,B,C)=(3,5,6,7) 电路为一位全加器 F1为S F2为Ci5.J
3、1= D2=Q1 K1=B 6.按Q3Q2Q1Q0排列 M=8 7.由0.8= 则R1=3R2 由tw1=1ms0.8=0.8ms=0.7(R1+R2)C 则R1=84k R2=28k四、设计题(每小题7分,共21分) 1.真值表B3B2B1B0Y00000000100010000111010000101001101011101000010011101001011011001110101110011111B3B2B1=A2A1A0D0=0 D1=B0 D2=0 D3= D4=B0D5=0 D6= D7=B0 2. 8道工序需3位二进数A2A1A0编码 K2(A2A1A0)=(2,3,5,7)
4、3. Y=Q0+Q1 Qn+11=D1=MQ0 Q0=D0=浙江省2002年7月高等教育自学考试数字电路试题一、填空题(每小题2分,共20分)1.设A为权值高位,求函数的最小项表达式为(用标号法)m(_)。2.数据分配器就是带选通控制端的_。3.写出图示TTL电路的逻辑表达式Y=_。4.电路如图所示,当状态赋值时采用负逻辑时,则AB变量在00、01、10、11取值时,函数F的状态分别依次为_。5.已知全加器的输入变量为A、B、C,则全加器三变量之和S=(AB) 。6.从电路演变过程上考虑,提出D、T、JK触发器的理由是为了克服RS触发器出现。7.欲使JK触发器的状态保持不变,可以使控制端J=K
5、=0,也可使_。8.四位触发器构成的扭环计数器,已知它的现态为0010,次态为0101,则在移位命令的作用下,紧跟着的再下一个次态为_。9.现若用三个JK触发器012构成二进制同步加法计数器(2是高位),则J2K2的控制为_。10.集成单稳触发器,分为可重触发及不可重触发两类,其中可重触发指的是在 期间,能够接收新的触发信号,重新开始暂稳态过程。二、单项选择题(在每小题的四个备选答案中,选出一个正确答案,并将正确答案的序号填在题干的括号内。每小题2分,共20分)1.(71)8相应的余3码应为( )A.01010111 B.01110001C.10001010 D.101001002.如下CMO
6、S电路能正常工作的电路是( )3.图示电路完成的逻辑功能是( )(设该电路是CMOS电路) A.0 B.1C. D.4.对于输出“0”有效的24线译码器来说要实现,Y=的功能,应外加( )A.或门 B.与门C.或非门 D.与非门5.欲用4选1数据选择器实现一位同比较的功能,则D0D1D2D3的取值应为( )A.0101 B.1010C.1001 D.01106.下面4种触发器中,抗干扰能力最强的是( )A.同步D触发器 B.主从JK触发器C.主从D触发器 D.同步RS触发器7.GAL与PAL的区别在于( )A.输入采用缓冲器 B.输出逻辑宏单元(OLMC)C.输出固定或阵列 D.输入采用可编程
7、与阵列8.设计最大长度移位寄存器型的计数器时,反馈逻辑电路是用( )门组成的。A.与非门 B.异或门C.或非门 D.同门9.多谐振荡器的振荡周期为T=tw1+tw2,其中tw1为正脉冲宽度,tw2为负脉冲宽度,则占空比应为( )A.tw1/T B.tw1/tw2C.tw2/tw1 D.tw2/T10.在A/D、D/A转换器中,衡量转换器的转换精度常用的参数是( )A.分辨率 B.分辨率和转换误差C.转换误差 D.参考电压三、分析题(前3小题,每题5分;后4小题,每题6分,共39分)1.用图形法化简函数为最简与或式F(A、B、C、D)=(0、1、4、9、12、13)+ (2、3、6、10、11、
8、14)2.分析图示CMOS门电路完成的逻辑功能。要求:(1)写出P点的表达式; (2)写出Y点的表达式; (3)说明电路完成的逻辑功能。3.分别画出图示输入D情况下,D锁存器1及D边沿触发器2的输出波形。(触发器符号附下,设初态均为0)4.分别写出图示电路的输出表达式。5.分析图示异步时序电路:(1)写出各时钟方程、激励方程,(2)列出状态转换表。(设初始状态为210=000)6.图示电路的CP信号频率为5KHz,74161为四位同步二进制加法计数器。设工作时先清零。试求出输出端Fo的频率,并列出电路的状态表。(3是最高位)74161功能表CPTP功能0清零10置数110保持110保持1111
9、计数7.分析图示电路,要求:(1)写出JK触发器的状态方程;(2)用x、y、n作变量,P和n+1作函数,列出真值表;(3)说明电路完成何种逻辑功能。四、设计题(每小题7分,共21分)1.图示电路,请改用与或非门来实现同样的逻辑功能。(输入允许反变量)要求:(1)写出F的逻辑表达式; (2)列出相应的真值表,卡诺图; (3)画出符合要求的逻辑图。2.用74LS153四选一数据选择器实现十六选一的功能,四选一数据选择器的逻辑示意图如下图所示;且约定16选1数据选择器的数据输入端分别是D0,D1D15,地址端分别是A3A2A1A0,输出端是Y0。3.设计如下同步时序电路,要求:(1)将下表三位二进制
10、循环码填写完整;(2)用D触发器设计该循环码同步计数器,只需写出激励方程。(注:若(1)完不成,则请设计一个三位二进制同步加法计数器得3分 )G2G1G0000001011浙江省2003年4月高等教育自学考试数字电路试题一、填空题(每小题2分,共20分)1.函数F=的最简对偶与或式是F=_。2.图示三态门在C=1时,F的输出状态是_。3.写出图示电路的逻辑表达式Y=_。4.循环码1100相应的二进制码为_。5.数据选择器顾名思义其应用之一是从多路数据中选择一路作输出,请再列举其另一重要应用是_。6.一般来说,由两个同步触发器构成的触发器称为主从触发器,但是既具有主从结构形式,又具有边沿控制特点
11、的只有是_触发器。7.可编程器件PAL16L8可产生8个输出信号,但由于输出电路采用_结构,因此,在使能禁止时,输出可作输入端使用。8.真值表如表所示,如从存储器的角度去理解,AB应看为_,F0F1F2F3应看为_。ABF0F1F2F30001010110101001111111109.已知某移位寄存器型计数器的状态图如图所示,若要实现自启动,欲从无效循环010处引导至有效状态,则010的下一个状态应为_。10.在10位二进制D/A转换器中,若最大满刻度模拟输出电压为8V,则其最小分辨电压为_。二、单项选择题(在每小题的四个备选答案中,选出一个正确答案,并将正确答案的序号填在题干的括号内。每小
12、题2分,共20分)1.(D8)16的8421BCD码之值为( )。A.001000010110 B.208C.216 D.110110002.函数F=的反函数之最简或与式是( )。A. B.C. D.3.图示半导体三极管的工作状态是( )。A.截止B.饱和C.放大D.无法计算4.为了清除组合电路中由单个变量改变状态引起的竞争冒险现象,但又不能改变输出信号的电平形式,不能采取的方法是( )。A.引入封锁脉冲 B.增加冗余项C.接入滤波电容 D.引入选通脉冲5.用余3循环码进行编码的二十进制编码器,其输入应有( )根。A.2 B.10 C.4 D.206.欲使边沿D触发器变成T触发器,则只要使(
13、)。A.T=1 B.D=C.D=T D.T=07.欲将某时钟频率为32MHz的CP变为16MHz的CP需要二进制计数器( )。A.16个 B.8个 C.2个 D.1个8.PAL16R6中的R表示( )。A.低电平有效 B.高电平有效C.互补输出 D.寄存器输出9.现欲将一个数据串延时4个CP的时间,则最简单的办法采用( )。A.一个单稳触发器 B.4位移位寄存器C.模4计数器 D.一个多谐振荡器10.在已学的三种A/D转换器(双积分,并联比较,逐次渐近)中,转换速度最低的是( )。A.双积分A/D B.并联比较C.逐次渐近 D.三者差不多三、分析题(前3小题,每小题5分;后4小题,每小题6分,
14、共39分)1.用公式法化简函数AB(C+D)+D+(A+B)()为最简与或式。2.分析图示电路(1)问输入端A为高电位时,发光二极管点亮,还是A为低电位时,发光二极管点亮?(2)二极管点亮时,流过它的电流ID为多少?(设发光二极管的导通压降为2V)3.分析图示电路,要求:(设初=0)(1)写出激励方程,输出方程;(2)填写如下状态转换表;(3)说明该电路完成的逻辑功能。ABnn+1 Z0000010100111001011101114.分别画出图示输入情况下,主从型和负边沿型JK触发器的输出波形。(设初为0)5.写出图示电路的输出表达式,并画出相应于ABC的输出Y波形。(地址A1A0中,A1为
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 自考 数字电路 考前 复习资料 试题

链接地址:https://www.31ppt.com/p-4122097.html