电子信息科学与技术毕业论文3.doc
《电子信息科学与技术毕业论文3.doc》由会员分享,可在线阅读,更多相关《电子信息科学与技术毕业论文3.doc(18页珍藏版)》请在三一办公上搜索。
1、阜阳师范学院本科毕业论文题目:七个加数的并行同步加法器研究 学 号:2002C406152 姓 名: 徐峰 年 级:02级电子(1)班 系 别:物理系 专 业:电子信息科学与技术 完成日期:2005年12月 指导老师:刘杰论文提纲摘 要:微处理器中的算术逻辑单元包括算术运算和逻辑运算,加法器是其重要的组成部分。由于传统的加法器同时只能进行两个数相加,成为制约微处理器速度的瓶颈。如果能够找到多个加数并行同步相加的设计方案并设计出新的加法器电路,则既可以克服传统加法器不能同时进行多个数相加的缺点,同时也可以提高其它算术运算的速度。基于此,以七个四位二进制加数为例研究了并行同步加法器的设计原理、工作
2、过程,并进行了模拟验证。结果证明了该研究方案的正确性、可行性和快速性,完全可以应用到新的微处理器的设计中,进而推动微处理器设计理念的变革。关键词:半加器,全加器,超前进位加法器,4位超前进位加法器1 引言2 原理与结构设计3 总体电路设计4 模块结构与功能介绍 4.1 模块s0a、c01a、c02a结构与功能介绍 4.1.1 模块s0a结构与功能介绍 4.1.2 模块c01a结构与功能介绍 4.1.3 模块c02a结构与功能介绍4.2 模块ha1、ha2、ha3结构与功能介绍4.3 模块fa1、fa2、fa3结构与功能介绍4.4 超前进位加法器 5 仿真验证 5.1 功能验证 5.2 时间仿真
3、6 结束语参考文献摘要、关键词译文七个加数的并行同步加法器研究姓名:徐峰 学号:2002C406152 指导教师:刘杰摘 要:微处理器中的算术逻辑单元包括算术运算和逻辑运算,加法器是其重要的组成部分。由于传统的加法器同时只能进行两个数相加,成为制约微处理器速度的瓶颈。如果能够找到多个加数并行同步相加的设计方案并设计出新的加法器电路,则既可以克服传统加法器不能同时进行多个数相加的缺点,同时也可以提高其它算术运算的速度。基于此,以七个四位二进制加数为例研究了并行同步加法器的设计原理、工作过程,并进行了模拟验证。结果证明了该研究方案的正确性、可行性和快速性,完全可以应用到新的微处理器的设计中,进而推
4、动微处理器设计理念的变革。关键词:半加器,全加器,超前进位加法器,4位超前进位加法器1 引言电子计算机是由具有各种逻辑功能的逻辑部件组成的,这些逻辑部件按其功能结构又可分为组合逻辑电路和时序逻辑电路。所谓组合逻辑电路是由门电路组合而成的逻辑电路,加法器就属于其中的组合逻辑电路。1-2在计算机中,中央微处理器(CPU)的算术逻辑单元(ALU)的功能是进行算术运算和逻辑运算,且所有数据的运算都是以二进制为单位的3-4。在ALU完成的操作中,逻辑运算是按位操作、同步运行,这使得逻辑运算速度很快,且是一个常数,不需进行过多的优化工作;在算术运算中,所有的加、减、乘、除运算,最终都要归结为加法运算,因此
5、,加法器是算术运算中的重要运算部件,加法器的速度直接决定了整个电路的速度5。为了提高整体电路的速度,有必要提高加法器的速度,为此必须对加法器的电路进行改进。然而传统的加法器不仅存在着进位问题,同时还存在着一次能进行几个数相加的问题。为了降低加法器进位传输所耗的时间,提高其计算速度,人们设计了多种类型的加法器,如行波进位(RIP)加法器、跳跃进位加法器(CSKA:Carry-Skip Adders)、进位选择加法器(CSLA:Carry-SeLect Adders)、超前进位加法器(CLA:Carry-Lookahead Adders)等6。它们都是利用各位之间的状态(进位传递函数P、进位产生函
6、数G等)来预先产生进位信号,以此降低进位从低位向高位传递的时间6。但这些加法器一次只能进行两个数相加,对多个数相加需要逐个相加,这显然影响了运算速度。本文通过七个4位二进制加数的并行同步加法器的研究,探讨了多个加数相加的并行同步加法器的设计原理及工作过程,最后通过软件MAX+plus II对设计方案进行了功能验证和时间仿真。2 原理与结构设计 如图1所示,这是七个四位二进制数相加的平面结构原理图,加数分别用a3、a2、a1、a0;b3、b2、b1、b0;c3、c2、c1、c0;d3、d2、d1、d0;e3、e2、e1、e0;f3、f2、f1、f0;g3、g2、g1、g0表示,它们均是二进制数。
7、因为七个四位二进制数相加所得最大和用二进制表示是七位,故用S6、S5、S4、S3、S2、S1、S0表示最后的和。又七个一位二进制数相加最大和是111,因此它们的进位有两个,分别用c01a、c02a;c11a、c12a;c21a、c22a;c31a、C32表示。 下面对图1进行分析:a0、b0、c0、d0、e0、f0、g0相加得本位和s0a与两进位c01a、co2a;a1、b1、c1、d1、e1、f1、g1相加得本位和s1a与两进位c11a、c12a;a2、b2、c2、d2、e2、f2、g2相加得本位和s2a与两进位c21a、c22a;a3、b3、c3、d3、e3、f3、g3相加得本位和s3a与
8、两进位c31a、c32a,图中的c-1和c-2是低位模块传来的进位。如图1示,s0a与c-1,c22a与c31a采用半加器,所得和分别是s0b、s4b,进位分别为c0b、c4b。s1a、c-2、c01a,s2a、c02a、c11a,s3a、c12a、c21a采用全加器,所得和分别为s3b、s2b、s1b,进位分别为c3b、c2b、c1b。图中s5b=c32a。这是推理的第一步。下面进行推理的第二步:S0就是s0b,s1b与c0b采用半加器,得和S1与进位C1,可以看出,进位C1,以及s2b与c1b、s3b与c2b、s4b与c3b、s5b与c4b组成了一个两个二进制数相加的4位超前进位加法器,这
9、时可以利用各位之间的状态(进位传递函数P、进位产生函数G)来预先产生低位的进位信号,从而得出加到每一位全加器上的进位输入信号C2、C3、C4、C5,而不是从最低位开始逐位传递进位信号,就可以有效地提高运算速度、节省运算时间。最后就得出了和S6、S5、S4、S3、S2、S1、S0,这里的S6就是进位C54。 图1 七个二进制加数相加的原理图3 总体电路设计如图2所示,这是一个七个四位加数的并行同步加法器的逻辑电路图,在电路设计中由于电路比较复杂,所以把结构相同的电路部分封装成模块进行设计,这样在绘制电路图和模拟仿真时就可以调用模块进行。关于模块的内部结构及逻辑推算在后面进行介绍。图2 七个加数的
10、并行同步加法器电路图在这个电路中,模块S01、S11、S21、S31的内部结构和功能都是相同的,它们的功能都是计算出七个二进制输入数(ai、bi、ci、di、ei、fi、gi,i=0、1、2、3)的本位和(Sia,i=0、1、2、3)与两进位(Ci1a、Ci2a,i=0、1、2、3)。模块ha1、ha2、ha3都是半加器,ha1的功能是得出s0a与c-1的本位和s0b与进位c0b,ha2的功能是得出c22a与c31a的本位和s4b与进位c4b,ha3的功能是得出s1b与c0b的本位和S1与进位C1。模块fa1、fa2、fa3是内部结构相同的全加器,它们有三个输入数,输出是本位和与进位;fa1的
11、功能是得出加数s1a、c-2、c01a的本位s1b与进位c1b,fa2的功能是得出加数s2a、c02a、c11a的本位和s2b与进位c2b,fa3的功能是得出加数S3a、c12a、c21a的本位和s3b与进位c3b。模块fa4、fa5、fa6、fa7也是内部结构相同的全加器,但与模块fa1、fa2、fa3不同的是它们的输出只有本位和,进位的线路都在模块之外表示的;模块fa4的功能是得出加数s2b、c1b、C1的本位和S2,模块fa5的功能是得出加数s3b、c2b、C2的本位和S3,模块fa6的功能是得出加数s4b、c3b、C3的本位S4,模块fa7的功能是得出加数s5b、c4b、C4的本位和S
12、5。图2中进位C2、C3、C4、C5(即S6)的线路封装在模块jw内,模块jw的功能主要是得出超前进位C2、C3、C4、C5,关于C2、C3、C4、C5的函数表达式的推导在4.4中将给予推算。4 模块结构与功能介绍4.1 模块s0a、c01a、c02结构与功能介绍考虑到模块S01、S11、S21、S31的内外部结构都完全相同,见图2、图3、图4,所以这里选择模块S01作为典型范例来介绍。模块S01又有三块模块构成,分别是s0a、c01a、c02a。模块s0a的功能是得出七个二进制数相加的本位和;c01a、c02a的功能是得出七个二进制数相加的向前一位进位和向前二位进位。下面分别介绍模块s0a、
13、c01a、c02a的结构和功能。 图3 模块S01外部结构 图4 模块S01内部结构4.1.1 模块s0a结构与功能介绍模块s0a电路图可根据下面s0a的逻辑函数表达式绘出,它是有64个七输入端口的与门和1个64输入端口的或门构成,此电路采用了大量的与门和或门设计,这样就使电路级数达到了最低,从而提高了运算速度;利用卡诺图化简法推算出s0a的函数表达式,表1是它的逻辑卡诺图: 表1 s0a逻辑卡诺图根据此表,可以得出s0a的函数表达式为:4.1.2 模块c01a结构与功能介绍模块c01a电路图可根据下面c01a的函数表达式绘出,它是有43个6输入端口与门和1个43输入端口或门构成,此电路使用了
14、与非门设计来降低电路的级数;再利用卡诺图化简法推算出c01a的函数表式,表2是它的逻辑卡诺图:表2 c01a逻辑卡诺图根据此表,可以得出c01a的函数表达式为:4.1.3 模块c02a结构与功能介绍模块c02a电路图可根据下面c02a逻辑函数表达式绘出,利用卡诺图化简法推算出c02a的函数表达式,表3是它的逻辑卡诺图: 表3 c02a逻辑卡诺图根据此表,可以得出c02a的函数表达式为:4.2 模块ha1、ha2、ha3介绍模块ha1、ha2、ha3都是半加器,它们的内部结构与功能都相同,在此以模块ha1为例作详细介绍,见图5和图6。图5中两输入端口表示加数和被加数,对于此模块是指s0a和c-1
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子信息 科学 技术 毕业论文

链接地址:https://www.31ppt.com/p-4029552.html