一种高速高精度全差分采样保持电路ASIC设计-高能物理研究所课件.ppt
《一种高速高精度全差分采样保持电路ASIC设计-高能物理研究所课件.ppt》由会员分享,可在线阅读,更多相关《一种高速高精度全差分采样保持电路ASIC设计-高能物理研究所课件.ppt(32页珍藏版)》请在三一办公上搜索。
1、一种高速、高精度全差分采样保持电路的ASIC设计,2010年 8月14日,中国科学院高能物理研究所,魏微,中国科学院“核探测技术与核电子学”重点实验室,2,主要内容,设计需求结构选择工作原理设计指标整体设计仿真结果部分测试结果改进方案,3,高能物理中的模数变换器,典型的高能物理读出电子学系统特殊需求:多通道:64128通道低功耗:探测器端、总体消耗、散热?较高的精度、合适的速度业界没有高能物理专用的ADC,一直只能采用其他类型替代物理信号同计算机信号的最终接口,模数混合器件设计困难,经常受到禁运等因素的限制,4,多通道模数变换,片外ADC:需引出模拟信号 电缆连接,波形读出 电缆驱动,阻性负载
2、,功耗很大 不适合多通道集成基于分立元件的前端读出方式片上高速ADC:无驱动问题 多路开关,电平读出 模拟电平读出,功耗大大降低 切换的死时间需要高速ADC基于集成电路的前端读出方式,片内ADC的结构选择主流ADC发展趋势,FLASH,多通道变换需要合适的精度,较快的速度-:精度高、速度太慢 Pipeline:功耗、面积 Flash:功耗、面积太大,精度低 逐次逼近:精度速度都比较合适、功耗低,采样保持电路在模数变换中的地位,多通道、高计数率变换需要较快的ADC变换速度S/H将信号离散化,使后端电路仅面对固定电平,降低了孔径误差的影响,对后端电路要求降低S/H电路是ADC动态误差的主要来源之一
3、,对模数变换的性能影响至关重要高速、高精度ADC要求S/H电路具有较小的精度误差(增益)和很小的建立时间(速度)设计采样保持模块,应用在一款逐次逼近ADC设计中,实现实用性,7,主要内容,设计需求结构选择工作原理设计指标整体设计仿真结果部分测试结果改进方案,整体结构和工作原理,全差分采样保持电路,驱动后级逐次逼近ADC单元工作原理:复位:1闭合,运放建立工作点,电容上极板电荷清零采样:1d闭合,电容充电,输入信号被采样保持读出:2闭合,其他断开,电容下极板翻转到输出端,作为运放反馈路径进行信号读出需采用两相不交叠时钟,防止交替过程中电荷泄放,优点,谐波全差分电路抑制偶次谐波开关注入效应开关对差
4、分支路注入等量电荷,电荷注入效应和时钟馈通效应作为共模噪声被抵消运放失调采样相运放失调被电容储存,读出相被抵消。运放失调被自动消零电容匹配性电容值仅影响采样速度,完全建立后采样信号同电容值无关读出相未发生电荷转移,保持信号同电容值也无关电容不需要精确匹配即能保证差分特性,辅助开关1、_2:反馈开关尺寸失配将导致注入到输入端的电荷不一致添加辅助开关消除有限电荷注入失配的影响,采样开关,采样开关导通电阻决定采样速率采用CMOS开关降低导通电阻导通电阻随输入信号电平而变化,导致谐波失真选择开关合适的宽长比比例,使导通电阻随输入电平变化较较为平坦,10,全差分采样保持运放设计,三个部分:运放主体:两级
5、增益连续时间共模反馈开关电容共模反馈,11,性能要求:开环增益80dB单位增益带宽100MHz负载电容6p建立时间小于20ns,结构考虑,采用两级结构:增益要求80dB,单级难以实现;建立时间小于20ns,有带宽要求Folded Cas+Gain Boosting?Doublet可能影响建立时间特性Telescopic:动态范围主运放:差分对+共源共栅缺点:输出动态范围不如简单共源减小vdsat保证动态范围如果共源共栅在输入级?输入动态范围受限共模反馈复杂度增加,两级结构带来共模反馈问题纯连续时间共模反馈:动态范围共模探测电阻驱动能力带宽、稳定性无法采用单一SC cmfb,开关电容共模反馈,S
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 一种 高速 高精度 全差分 采样 保持 电路 ASIC 设计 高能 物理研究所 课件
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-4001199.html