单片机芯片的硬件结构课件.ppt
《单片机芯片的硬件结构课件.ppt》由会员分享,可在线阅读,更多相关《单片机芯片的硬件结构课件.ppt(31页珍藏版)》请在三一办公上搜索。
1、第2章 单片机芯片的硬件结构,2.1 MCS-51单片机的逻辑结构及信号引脚2.2 MCS-51单片机的内部存储器2.3 MCS-51单片机并行输入/输出口电路2.4 MCS-51单片机时钟电路与时序2.5 MCS-51单片机工作方式,2.1 MCS-51单片机的逻辑结构及信号引脚,2.1.1 MCS-51单片机结构框图2.1.2 MCS-51单片机芯片内部逻辑结构2.1.3 MCS-51的信号引脚,图2.1 MCS-51单片机的系统结构框图,2.1.1 MCS-51单片机结构框图,图2.2 MCS-51的内部逻辑结构图,CPU(8位)运算器:ALU、ACC、B、PSW、暂存寄存器(TMP1、
2、TMP2)控制器:PC、PC+1、指令寄存器IR、指令译码器ID、定时/控制电路 内部数据存储器(128B RAM+RAM地址寄存器)内部程序存储器(4KB ROM+程序地址寄存器)定时/计数器(2个16位)并行I/O口(4个8位 P0、P1、P2、P3)串行口(TXD、RXD)中断控制系统(5个)2个外部中断、2个定时/计数中断、1个串行中断 时钟电路 位处理器(布尔处理器)进位标志位C作为累加位 总线(bus)地址总线、数据总线、控制总线,2.1.2 MCS-51单片机内部逻辑结构,图2-3 MCS-51单片机的引脚配置图,2.1.3 MCS-51的信号引脚,信号引脚介绍 1)输入/输出口
3、线 P0.0P0/7、P1.0P1.7、P2.0P2.7、P3.0P3.7 2)ALE 地址锁存控制信号 3)PSEN 外部程序存储器读选通信号(低电平有效)4)EA 访问程序存储器控制信号(低电平有效)5)RST 复位信号 6)XTAL1和XTAL2 外部晶体引线端 7)VSS 地线 8)VCC 5V电源信号引脚的第二功能 1)P3口线的第二功能 2)EPROM存储器程序固化所需要的信号 3)备用电源引入,2.2 MCS-51单片机的内部存储器,2.2.1 内部数据存储器低128单元2.2.2 内部数据存储器高128单元2.2.3 MCS-51的堆栈操作2.2.4 内部程序存储器2.2.5
4、MCS-51单片机系统的存储器结构特点,2.2.1 片内数据存储器低128B,寄存器区(00H1FH)R0R7位寻址区(20H2FH)位地址00H7FH用户RAM区(30H7FH),表2-1 内部数据存储器中的位地址,2.2.2 片内数据存储器高128B(80HFFH),程序计数器PC(16位)累加器A/ACC(8位)B寄存器(8位)程序状态字PSW数据指针DPTR(16位)DPH+DPL(8位),表2-2 特殊功能寄存器地址及功能表,堆栈:一种只允许在其一端进行数据插入和数据删除操作的线性表。特点:LIFO(Last-In First-Out)堆栈操作:入栈(PUSH)、出栈(POP)堆栈类
5、型:1)向上生长型栈底在低地址单元(MCS-51)2)向下生长型栈底在高地址单元,2.2.3 MCS-51的堆栈操作,2.2.4 内部程序存储器(4KB),图2-4 MCS-51单片机存储器结构,位寻址区,通用RAM区,2.2.5 MCS-51的存储器结构特点,2.3 输入/输出(I/O)端口结构,MCS-51单片机有4个双向并行的8位I/O口P0P3P0口为三态双向口,可驱动8个TTL电路P1、P2、P3口为准双向口(作为输入时,口线被拉成高电平,故称为准双向口),其负载能力为4个TTL电路。,2.3.1 P0口的结构,图2-5 P0口的一位结构图,2.3.2 P1口的结构,VCC,P1.X
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 单片机 芯片 硬件 结构 课件
链接地址:https://www.31ppt.com/p-4000546.html