锁相频率合成器的设计毕业论文.doc
《锁相频率合成器的设计毕业论文.doc》由会员分享,可在线阅读,更多相关《锁相频率合成器的设计毕业论文.doc(16页珍藏版)》请在三一办公上搜索。
1、锁相频率合成器的设计第一章 频率合成器概述1.1 频率合成器的概念及其发展 所谓频率合成,又称频率综合,简称频综,是由一个(或几个)具有低相噪、高精度和高稳定度等综合指标的参考频率源经过电路上的混频、倍频或分频等信号处理,以便对其进行数学意义上的加、减、乘、除等四则运算,从而最终产生大量具有同样精确度与稳定度的频率源1。频率合成技术起源于二十世纪三十年代 ,至今已有近七十年的历史。频率合成器是电子系统的心脏,是决定电子系统性能的关键设备,随着现代军事、国防及无线通信事业的发展,移动通信、雷达、制导武器、电子测量仪器和电子对抗等电子系统对频率合成器提出了越来越高的要求。世界各国都非常重视频率合成
2、器的研究与应用,低相位噪声、高纯频谱、高速捷变和高输出频段的频率合成器已经成为频率合成发展的主要趋势。 对于频率合成器,主要有六项性能指标:频率范围、频率分辨能力、频率转换时间、频率准确度和频率的稳定度、相位噪声、频谱纯度。这六项指标影响着整个频率合成器的方案论证,成本估算,体积考虑和功耗等方面。其中相位噪声,频率转换时间为最的关键指标。这六项指标为是设计频率合成器的最基本的依据 7。 随着数字信号理论、计算机技术、DSP 技术及微电子技术的发展,在频率合成领域诞生了一种革命性的技术,这便是二十世纪七十年代出现的DDS(Direct Digital Synthesis)直接数字频率合成技术。1
3、971 年,J.Tierney 和 C.M.Rader 等人在数字频率合成器一文中首次提出了一种新型的频率合成技术数字频率合成(DDS)的概念3。从而揭开了频率合成技术发展的新篇章,这标志着频率合成技术迈进了第三代。DDS 技术是利用数字方式累加相位,再以相位和来查询正弦函数表得到正弦波的离散数字序列,最后经 D/A 变换形成模拟正弦波的频率合成方法。DDS 频率合成技术的优点是具有输出频率相对带宽高,频率分辨率高,频率转换时间快,频率变化时相位保持连续,任意形状的周期信号均可以合成,同时输出正交信号的能力,数字调制能力强,集成度高,体积小,控制方便,便于与计算机相连接。容易实现线性调频和其他
4、各种频率相位幅度调制,输出频率的稳定度及相噪等指标与系统时钟相当,全数字化便于单片集成等优良性能。因此在短短二三十年时间里,得到了飞速的发展和广泛的应用6。 另外,有一种典型的频率合成器称为混合式频率合成器(Hybrid Frequency Synthesis) ,如前所述,PLL 频率合成技术具有高频率、宽带、频谱质量好的优点,但是其频率切换速度低,只能达到微秒级。而DDS技术则具有高速频率捷变能力(可以达到纳秒级) 、高度的频率和相位分辨能力,但目前尚不能做到宽带,频谱纯度也不如PLL。在设计电路时经常要在带宽、频率精度、频率切换时间、相位噪声等要求中折衷考虑2。因此,出现了多种将两种技术
5、结合起来构成DDS与 PLL混合技术实现频率合成的方案,DDSPLL 频率合成就是以DDS作为 PLL 的参考源驱动 PLL的一类混合型频率合成技术.DDS 有输出步长小而又有较高相噪的优点,但同时又有杂散较多的缺点。而PLL 在输出步长小时,相位噪声差,但它对杂散的抑制性能良好。所以DDS与PLL 两种频率合成技术结合起来,取长补短,相得益彰,是一种非常合理的频率合成解决方案。因此DDSPLL 频率合成已经成为目前使用最为广泛的频率合成技术之一8。1.2 频率合成技术近况及其展望 近年来随着GSM、GPRS、3G、BlueTooth乃至已经提出标准的4G等移动通信以及LMDS、无线本地环路等
6、无线接入的发展,同时加上合成孔径雷达、多普勒脉冲雷达等现代军事、国防、航空航天等在科技上的不断创新与进步,世界各国都非常重视频率合成器的发展。所有的这些社会需求以及微电子技术、计算机技术、信号处理技术等本身的不断进步都刺激了频率合成技术的发展3。 就锁相环频率合成方面而言,随着各生产频率合成芯片的公司如 Qualcomm、ADI、NSC、Motorola、PSC 及 Cypress 等相继推出各自的优势产品,使得 PLL 频率合成的发展表现出以下趋势: 1、频率合成器芯片各项技术指标大大提高。以 PLL 频综为例,如美国国家半导体公司的LMX243X 频综芯片的噪声基底已达到219dBc/Hz
7、,还有如美国 PEREGEINE 公司的 PE3236,Qualcomm 公司的 Q3236 等等性能优良的频综芯片;同时,PLL 芯片的体积和功耗也越来越小;芯片的工作频率越来越高,如 ADI 公司在 Si 片上生产的 PLL频率合成芯片已能工作到 7GHz。 2、鉴相器不再使用传统的电压型,而是采用电流型电荷泵技术,使得鉴相器的输出变为误差电流而不是误差电压。电荷泵锁相频率源具有低功耗、高速、低抖动、低成本等特点。理想的电荷泵具有无限大的环路增益,若不考虑压控振荡器的电压输入范围,则该环路具有无限大的频率牵引范围。由于电荷泵技术的使用,在锁相环路滤波设计时就可以采用无源的环路滤波器。这样的
8、结果是一方面锁相环仍然可以获得理想二阶环路滤波器的性能;另一方面它可以改善因环路滤波中存在有源器件而使相噪的恶化,视具体情况不同,一般来说有 38dB 的相噪改善。当然,环路中采用有源滤波来抑制杂散又另当别论。 3、小数(分数)分频(Fraction-N)频率合成器的崛起。整数分频 PLL 的步长和分辨率是一对矛盾。虽然 DDS 的步长和分辨率可做得很小,但输出频率不高,杂散很大。但现代的分数频率合成器则很好的解决了这个问题。由于采用全数字内插调制器,大大地抑制了量化噪声,同时也克服了传统模拟相位内插(API)的电路复杂、调试困难等缺点。分数锁相环具有宽带、低相噪、高分辨率等优良性能。如美国国
9、家半导体公司的 LMX2471Delta-Sigma Fractional-N RF/IF Dual,最高工作频率达3.6GHz,噪声基底达210 dBc/Hz,功耗 5.6mA2。 4、频综芯片的外围芯片技术指标也有很大的提高,这就进一步提高了频率合成器的性能和指标。如 VCO、晶体振荡器等的噪声性能也越来越高4。 在DDS 频综方面,目前生产 DDS 芯片公司主要有美国的 ADI、QualcommSciteg、电子科技大学硕士学位论文分数分频锁相环频率合成器的研究 7Standford、Harris 及 Synegy 等公司以及法国的 Omerga、Dassault 公司等。市场上性能优越
10、的DDS芯片也层出不穷, Qualcomm公司推出了DDS系列Q2220、 Q2230、 Q2334、Q2240、Q2368,其中 Q2368 的时钟频率 130MHz,分辨率 0.03Hz,杂散-76dBc, 变频时间 0.1s;Sciteq 公司也推出了系列化的 DDS 产品,其中 ADS-431 的时钟频率为1.6GHz,可正交输出,分辨率1Hz,杂散-45dBc,变频时间30ns;此外,美国Analog Device 公司也相继推出了他们的 DDS 系列:AD9850、AD9851,可以实现线性调频的AD9852,两路正交输出的 AD9854 以及以 DDS 为核心的 QPSK 调制器
11、 AD9853、数字上变频器 AD9856 和 AD9857。 AD9858 的时钟频率 1000MHz, 相躁147dBc/Hz, 杂散-84dBc 5 。此外, 在微波频段的频率合成中还有另外一种重要的技术, 那便是介质谐振器(DR)稳频的振荡器(DRO)。DR 的高 Q 特性使其充当了“微波晶振”的角色,故在微波频段的频率合成中通过使用 DRO 便能够极其容易地实现微波频率源的低相位噪声。 DR 兼具价格低廉与谐振频率温度系数可正可负的优良特性,这一特性可以大大提高 DRO 的频率温漂性能,在这一点上普通的晶振是无法实现的,因为普通晶振要想减小温漂只有采用 TCXO(TEMPERATUR
12、E COMPENSATION CRYSTAL OSCILLATORS温补晶振)或 OCXO(OVEN CONTROLLED CRYSTAL OSCILLATORS恒温晶振),这将增加其实现的复杂性。用 GaAs-MESFET 做成的 DRO 在微波波段(10GHz),其相位噪声很容易做到-100-120dBc/Hz10KHz。DRO 的缺点是无法实现宽带多频点。但是 DRO 在点频工作时具有很大的优势,所以 DRO 频率合成器是一种具有很大发展与应用前景的微波频率源。 尽管上述各种频率合成技术各有优点, 但现在的频综发展趋势是将 DS、 PLL、 DDS、DRO、混频、倍频等技术合理组合使用,
13、这样使得频率合成器的相位噪声,杂散指标、跳频时间和输出频率范围等技术指标大大提高。如锁相环介质压控振荡器(PLL-DRVCO)可使相位躁声在很宽的付氏频率范围内保持很低。此外采用多环以及混频 PLL 也是减小相位躁声与杂散信号的常用方法。1.3 本文的主要研究内容和意义 频率源是任何电子系统必不可少的,并且在很大程度上决定了系统的性能,可称之为电子系统的心脏。频率合成器就是一个高性能的频率源,它可使得从大量频率中选择某一工作频率变得极其精确、迅速和方便。锁相合成技术是基于锁相环路的同步原理,从一个高准确度、高稳定度的参考晶体振荡器,综合出大量离散频率的一种技术。锁相频率合成器技术性能越优,且集
14、成度高,可靠性能好,成本低廉,是目前工程应用中最为普遍的。在现代无线通信系统中,频率合成器的高相噪、小步长和低分辨率等指标是决定系统性能的一个关键性因素。高的相噪指标能提高系统的信噪比,降低临近信道干扰,增加信道之间的隔离度;小步长和低分辨率能提供较多的可用频点数。而锁相跳频源作为当今频率源的主流,可见研究其低噪声性能很有现实意义。第二章 锁相环的设计锁相环是一个相位自动控制系统,其基本框图如图 21,它主要由三部分构成:鉴相器(PD)、环路滤波器(LPF)、压控振荡器(VCO)。鉴相器是相位比较装置,用来检测输入信号瞬时相位i(t)与反馈瞬时相位o(t) 之间的相位差e(t) ,产生对应于两
15、信号相位差e(t)的误差电压Ud(t)。环路滤波器的作用是滤除误差电压Ud(t)中的高频成分和噪声,以保证环路要求的性能,增加系统的稳定性7。压控振荡器守控制电压)uc(t)的控制,使压控振荡器的频率向输入信号的频率靠拢,也就是使差拍频率越来越低,直至消除频差而锁定。PDLPFVCOi(t)Ud(t)uc(t) o(t)图2-1锁相环路的基本构成锁相环是一个相位负反馈控制系统。它比较输入信号和压控振荡器输出频率之间的相位差,从而产生误差控制电压来调整压控振荡器的频率,以达与输入信号同频。在环路开始工作时,通常输入信号的频率与压控振荡器未加控制电压时的振荡频率是不同的,由于两信号之间存在固有频差
16、,他们之间的相位差势必一直在变化,会不断地变到超过 2,而鉴相器的特性是以 2为周期,结果鉴相器输出的误差电压就在某一范围内摆动。在这种误差电压控制下,压控振荡器的频率也就在相应的范之内变化。若压控振荡器的频率能够变化到与输入信号频率相等,便有可能在这个频率上稳定下来(当然只有在一定的条件下才可能这样)。达到稳定之后,输入信号和压控振荡器输出信号之间的频差为零,相位差不再随时间变化,误差电压为一固定值,这时环路就进入锁定状态。2.1鉴相器(PD)的设计鉴相器是一个相位控制比较器, 用来检测输入瞬时相位i(t)与反馈瞬时相位o(t)之间的相位差e(t)。而输出的误差电压Ud(t)是相位差e(t)
17、的函数。即:Ud(t)=fe(t) 其中函数fe(t)称为鉴相特性。 由此可以看出鉴相器在锁相环中起误差敏感元件作用。常用的正弦鉴相器可用模拟乘法器与低通滤波器的串接作为模型,如图2-2(a)所示;鉴相器的数学模型,如图2-2(b)所示。 LPFudsin+Ui(t)U0(t)ud(t)-2(t)+1(t)e(t) 图2-2(a ) 图2-2(b)2.2 压控振荡器(VCO)的设计压控振荡器是一个电压频率变换装置, 它的振荡频率应随输入控制电压uc(t)线性的变化7。即: v(t)=o+Kouc(t)其中v(t)是压控振荡器的瞬时角频率;Ko为压控灵敏度,单位是rad/s.V, o是环内压控振
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 锁相频率合成器的设计 毕业论文 频率 合成器 设计
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-3994876.html