毕业设计(论文)电子时钟电路设计.doc
《毕业设计(论文)电子时钟电路设计.doc》由会员分享,可在线阅读,更多相关《毕业设计(论文)电子时钟电路设计.doc(29页珍藏版)》请在三一办公上搜索。
1、哈尔滨应用职业技术学院毕 业 论 文题 目电子时钟电路设计学生姓名系部名称自动化专业班级08级电气自动化指导教师起止时间2010-7至2011-8教 务 处 制毕业论文项目表填表日期2010年7月24日迄今已进行 周剩余 周学生姓名薛龙系部机电一体化专业、班级08级电气自动化指导教师姓名职称从事专业是否外聘是否题目名称电子时钟电路设计指导教师意 见 指导教师签字: 年 月 日系 意 见系主任签字: 年 月 日毕业答辩成绩:年 月 日小组答辩委员会成员签字:年 月 日答辩委员会主任签字:年 月 日第一章 绪论 1.1 数字电子钟的背景 11.2 数字电子钟的意义 11.3 数字电子钟应用 1第二
2、章 整体设计方案2.1 时间脉冲产生电路22.2 分频器电路42.3 时间计数器电路52.4译码驱动及显示单元电路82.5报时电路9第三章 数字钟的硬件设计3.1 时间脉冲产生设计93.2 LED显示电路123.3 键盘控制电路14第四章 数字钟的软件设计4.1 系统软件设计流程图164.2 数字电子时钟的原理图20第五章 系统仿真5.1 PROTUES软件介绍265.2 电子系统PROTUES仿真26第六章 调试与功能说明6.2 系统性能测试与功能说明276.3 系统时钟误差分析276.1 硬盘调试276.4 软件调试问题及解决27结论29参考文献30摘要: 在数字电路的设计中,时序设计是一
3、个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解TTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。第一章 绪论 1.1数字电子钟的背景 20世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。 时间对人们来说总是那么宝贵,工作的忙碌性和繁杂性容易使人忘记当前的时
4、间。忘记了要做的事情,当事情不是很重要的时候,这种遗忘无伤大雅。但是,一旦重要事情,一时的耽误可能酿成大祸。数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。1.2数字电子钟的意义数字钟是采用数字电路实现对.时,分,秒.数字显示的计时装置,广泛用于个人家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,远远超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。诸如定时
5、自动报警、按时自动打铃、时间程序自动控制、定时广播、自动起闭路灯、定时开关烘箱、通断动力设备、甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用,有着非常现实的意义。1.3数字电子钟的应用 数字钟已成为人们日常生活中:必不可少的必需品,广泛用于个人家庭以及车站、码头、剧场、办公室等公共场所,给人们的生活、学习、工作、娱乐带来极大的方便。由于数字集成电路技术的发展和采用了先进的石英技术,使数字钟具有走时准确、性能稳定、携带方便等优点,它还用于计时、自动报时及自动控制等各个领域。 第二章 整体设计方案2.1 时间脉冲产生电路 方案一:由集成电路定时器55
6、5与RC组成的多谐振荡器作为时间标准信号源。 图2.1 555与RC组成的多谐振荡器 方案二:振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。石英晶体振荡器的作用是产生时间标准信号。因此,一般采用石英晶体振荡器经过分频得到这一事件脉冲信号。 图2.2 石英晶体振荡器 方案三:由集成逻辑门与RC组成的始终源振荡器。 图2.3 门电路组成的多谐振荡器 用555组成的脉冲产生电路:R1=15*103,R2=68*103,则555所产生的脉冲为:F=1.43/(人+2*R2)*103*10*106=0.947Hz,而设计要求为1Hz,因此其
7、误差为5.3%,在精确度要求不是很高的时候可以使用。 石英晶体振荡电路采用的32768集体振荡电路,其频率为32768Hz,然后再经过15分频电路可得到标准的1Hz的脉冲输出。 由门电路组成的多谐振荡器的振荡周期不仅与时间常数RC有关,而且还取决于门电路的值电压,由于值电压受到温度、电源电压及干扰的影响,因此频率稳定性较差,只能用于对频率稳定性要求不高的场合。 综上分析,选择方案二,石英晶体振荡电路能够作为最稳定的信号源。 2.2 分频器电路通常,数字钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,对振荡器的输出信号进行分频。通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来
8、实现。CD4060计数为14级2进制计数器,可以将32768Hz的信号分频为2Hz,其内部框图如下所示,从图中可以看出,CD4060的时钟输入端两个串接的非门,因此可以直接实现振荡和分频的功能。图2.4综上所诉,可选择CD4060同时构成振荡电路和分频电路,照上图可得1Hz信号。2.3时间计数器电路一般采用10进制计数器来实现时间技术单元的技术功能。为减少器件使用数量,可选74HC390。该器件为双2-5-10异步计数器,并且每一计数器均提供一个异步清零端(高电平有效)。秒个位计数单元为10进制计数器,无需进制转换。秒十位计数单元为6进制计数器,需要进制转换。分个位和分十位计数单元电路结构分别
9、与秒个位和秒十位计数单元完全相同。时个位计数单元电路结构仍与秒或个位计数单元相同,但是要求,整个时计数单元应为24进制计数器,不是10的整倍数,因此需将个位和十位计数单元合并为一个整体才能进行24进制转换。2.4 译码驱动及显示单元电路 译码电路的功能是将秒、分、时、计数器的输出代码进行翻译,变成相应的数字。用于驱动LED七段数码管的译码器常用的有74SL48。74LS48是BCD-7段译码器/驱动器,其输出是0C门输出且低电平有效,专用于LED七段共阳极显示数码管。若将秒、分、时计数器的每位输出分别接到相应的七段译码器的输入端,便可进行不同数字的显示。2.5 报时电路方案一:采用仿广播台整点
10、报时的功能:每当数字钟计时快要到正点的时候发出响声,通常按照四低音,一高音的顺序发出的间断生,以最后一声高音借宿的时刻为正点时刻。4低音分别发生在59分51秒、发生在59分53秒、发生在59分55秒、发生在59分57秒,最后一声高音发生在59分59秒,他们的持续时间均为一秒。图2.5报时电路 方案二:方案二与方案一实现功能一样,电路不一样。 图2.6 报时电路第三章 数字钟的硬件设计3.1 时间脉冲产生电路的设计 CD4060同时构成振荡电路和分频电路。如图14,在MR和RS之间介入振荡器外接元件可实现振荡,并利用时计数电路中多一个2分频器可实现15级分2分频,即可得1Hz信号。显示器普遍地用
11、于直观地显示数字系统的运行状态和工作数据,按照材料及产品工艺,单片机应用系统中常用的显示器有: 发光二极管LED显示器、液晶LCD显示器、CRT显示器等。LED显示器是现在最常用的显示器之一,如下图所示。图3.1LED显示器的符号图发光二极管(LED)由特殊的半导体材料砷化镓、磷砷化镓等制成,可以单独使用,也可以组装成分段式或点阵式LED显示器件(半导体显示器)。分段式显示器(LED数码管)由7条线段围成8字型,每一段包含一个发光二极管。外加正向电压时二极管导通,发出清晰的光。只要按规律控制各发光段亮、灭,就可以显示各种字形或符号。LED数码管有共阳、共阴之分。图是共阳式、共阴式LED数码管的
12、原理图和符号. 图3.2 数码管显示电路显示模块需要实时显示当前的时间,即时、分、秒,因此需要6个数码管,另需两个数码管来显示横。采用动态显示方式显示时间,硬件连接如下图所示,时的十位和个位分别显示在第一个和第二个数码管,分的十位和个位分别显示在第四个和第五个数码管,秒的十位和个位分别显示在第七个和第八个数码管,其余数码管显示横线。LED显示器的显示控制方式按驱动方式可分成静态显示方式和动态显示方式两种。对于多位LED显示器,通常都是采用动态扫描的方法进行显示数码管使用条件:a、段及小数点上加限流电阻 b、使用电压:段:根据发光颜色决定; 小数点:根据发光颜色决定c、使用电流:静态:总电流 8
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 毕业设计 论文 电子 时钟 电路设计
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-3984011.html