毕业设计(论文)QDPSK调制解调器的设计.doc
《毕业设计(论文)QDPSK调制解调器的设计.doc》由会员分享,可在线阅读,更多相关《毕业设计(论文)QDPSK调制解调器的设计.doc(27页珍藏版)》请在三一办公上搜索。
1、QDPSK调制解调器的设计( 陕西理工学院电信工程系通信工程专业041班 陕西汉中,723003 )摘 要: QDPSK是现代通信中一种十分重要的调制解调方式。利用EDA技术设计一个QDPSK调制解调器包括调制器和解调器两部分。采用层次化设计,使用Altera公司的MAX+PLUS II的开发软件。整个系统按照原理图,经编译,优化,仿真,成功地完成了调制解调器功能模拟,并下载到现场可编程逻辑阵列EPM7128SLC84-15从而实现了整个设计。通过数字双踪示波器测试输入和解调输出的波形,得出了相一致的结果。关键词正交差分相移键控,调制,解调,电子设计自动化。The design of the
2、QDPSK ModemKangshaofeng(Shaanxi University of Technology Department Of Electornicas & InformationEngineering Communication Engineering Class 041 Hanzhong,723003,China )Abstract::The QDPSK is a kind of to make the solution to adjust the way very and importantly in the modern correspondence.Make use o
3、f the technique of EDA designs a QDPSK modem to include to make the machine to reach agreement to adjust two parts of machine.Adopt the layer turns the design, using the MAX of the company of Altera+ the development software of the PLUS II.The whole system according to the principle diagram, through
4、 edit and translate, excellent turn, really imitate, completed the modem function to imitate successfully, and download the spot, the programmable logic array EPM7128SLC84-15 thus carried out the whole design.Show a machine test importation to reach agreement to adjust a form of outputs through a ,
5、get mutually consistent result.Keywords: QDPSK EDA.目 录摘 要2Abstract3第1章 绪 论61.1 课题背景61.1.1 主要研究领域71.2 Max+PlusII简介71.3 设计目的8第2章 QDPSK调制解调器设计的方案及原理92.1 方案比较92.1.1 方案一 用硬件电路实现92.1.2 方案二 用软件实现92.2 方案选择92.3 QDPSK调制、解调原理92.3.1 调制原理92.3.2 解调原理12图2.5 QDPSK信号的差分相干解调方框图12图2.6 QDPSK信号的相干解调方框图12第3章 QDPSK调制解调的软件
6、实现153.1 创建工程文件夹:153.2 输入设计项目和存盘:153.3 将当前设计设定为工程和选目标器件:153.4 时序仿真163.5 调制解调的总体结构图:163.6 调制部分的实现:173.6.1 4位伪随机码发生器的实现183.6.2 双比特差分编码器的实现193.6.3 串并变换器的实现193.6.4 串并变换和编码部分合成的设计:203.7 解调部分的实现:203.7.1 双比特差分译码器的实现203.7.2 并串变换器的实现:213.8 调制解调的总体仿镇结果:22第4章 硬件乘法器的硬件实现234.1 编程下载234.1.1 管脚锁定234.1.2 编程下载23 结 论24
7、 致 谢25参考文献27第1章 绪 论1.1 课题背景DQPSK(Differential Quadrature Phase Shift Keying)差分四相相移键控。四相相移键控信号简称“QPSK”。它分为绝对相移和相对相移两种。由于绝对移相方式存在相位模糊问题,所以在实际中主要采用相对移相方式QDPSK。它具有一系列独特的优点,目前已经广泛应用于无线通信中,成为现代通信中一种十分重要的调制解调方式。EPM7128SLC84-15器件是八十年代中期出现的一种新概念,是倍受现代数字系统设计工程师欢迎的新一代系统设计方式。它可以在开发系统中直接进行系统仿真,也没有工艺实现的损耗。因此在小批量的
8、产品开发、研究场合,成本很低。 本文按照QDPSK调制解调器的设计思想,在MAX+plussii软件中,利用原理图输入的方法,结合QDPSK的调制解调原理框图,先进行计算机模拟仿真,然后下载到开发板上测试成功的对 QPSK信号的进行了调制和解调。21世纪随着电子信息时代的到来,对计算的要求更高,随着电子技术的发展各种运算模块也有了飞跃性的发展,借助于计算机的原理设计的乘法器也多种多样,乘法器的设计原理简单,思路清晰,可这么简单的模块在任何计算器中都不可缺少。21世纪随着电子信息时代的到来,对计算的要求更高,随着电子技术的发展各种运算模块也有了飞跃性的发展,借助于计算机的原理设计的乘法器也多种多
9、样,乘法器的设计原理简单,思路清晰,可这么简单的模块在任何计算器中都不可缺少。当代计算机发展已经进入飞速发展的时期,尤其是一些新软件的诞生,使科学技术有了飞跃性的发展。在电子设计领域,电子设计自动化的应用已经深入到了电子行业的各个角落。EDA技术就是依赖功能强大的计算机,在EDA工具软件平台上,对以硬件描述语言HDL为系统逻辑描述手段完成的设计,自动地完成逻辑编译、逻辑化简、逻辑分割、结构综合(布局布线),以及逻辑优化和仿真测试,直至实现既定的电子线路系统功能。本文通过对QDPSK调制解调器的设计简单概述了EDA设计的流程及工具,在设计过程中运用两种最基本的设计方法(原理图输入法和文本输入法)
10、使读者对EDA的了解和运用有基本的认识。主要运用MAX+plusII软件,简单介绍MAX+plusII在7000S系列开发板上的实现。让读者对整个的EDA技术有了全面直观的了解。 随着计算机技术和大规模集成电路技术的发展, 传统的通过逻辑图和布尔方程设计硬件电路的方法已大大落后于当今技术的发展, 取而代之的是硬件描述语言HDL (Hardware Description Language) , 它是硬件设计领域的一次变革。最有代表性的HDL 是美国国防部开发的超高速集成电路硬件描述语言VHDL (Very High Speed Inte2grated Circuit Hardware Desc
11、ription Language)。VHDL 硬件描述语言具有以下几个特点: (1) 自上而下( top to down) 的高级设计方法(2) 系统的硬件描述能力强EDA是电子设计自动化(Electronic Design Automation)的缩写,在20世纪90年代初从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。EDA技术就是以计算机为工具,设计者在EDA软件平台上,用硬件描述语言HDL完成设计文件,然后由计算机自动地完成逻辑编译、化简、分割、综合、优化、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映
12、射和编程下载等工作。EDA技术的出现,极大地提高了电路设计的效率和可靠性,减轻了设计者的劳动强度。电子设计自动化(EDA)的实现是与CPLD/FPGA技术的迅速发展息息相关的。CPLD/FPGA是80年代中后期出现的,其特点是具有用户可编程的特性。利用PLD/FPGA,电子系统设计工程师可以在实验室中设计出专用IC,实现系统的集成,从而大大缩短了产品开发、上市的时间,降低了开发成本。 1.1.1主要研究领域 通信、雷达、控制、信号处理等相关系统设计和仿真分析。 可提供的电路设计包括:方案构成系统仿真电路图设计PCB版图设计集成电路版图设计各种标准EDA文件输出。 模拟、数字集成电路设计,微波集
13、成电路(MMIC)设计;FPGA和SOPC设计、IP设计等。 基于计算机网络的测控系统,各种工业控制系统设计,适合于图象采集、温度控制、湿度检测、振动等物理量的测量、分析和在线控制。1.2 Max+PlusII简介Max+plusII(或写成Maxplus2,或MP2) 是Altera公司推出的的第三代PLD开发系统.使用MAX+PLUSII的设计者不需精通器件内部的复杂结构。设计者可以用自己熟悉的设计工具(如原理图输入或硬件描述语言)建立设计,MAX+PLUSII把这些设计转自动换成最终所需的格式。其设计速度非常快。对于一般几千门的电路设计,使用MAX+PLUSII,从设计输入到器件编程完毕
14、,用户拿到设计好的逻辑电路,大约只需几小时。设计处理一般在数分钟内内完成。特别是在原理图输入等方面,Maxplus2被公认为是最易使用,人机界面最友善的PLD开发软件,特别适合初学者使用。1.2.1设计流程FPGA/CPLD设计流程为 设计输入。在传统设计中,设计人员是应用传统的原理图输入方法来开始设计的。自90年代初, Verilog、VHDL、AHDL等硬件描述语言的输入方法在大规模设计中得到了广泛应用。 前仿真(功能仿真)。设计的电路必须在布局布线前验证电路功能是否有效。(ASCI设计中,这一步骤称为第一次Sign-off)PLD设计中,有时跳过这一步。 设计编译。设计输入之后就有一个从
15、高层次系统行为设计向门级逻辑电路设转化翻译过程,即把设计输入的某种或某几种数据格式(网表)转化为软件可识别的某种数据格式(网表)。 优化。对于上述综合生成的网表,根据布尔方程功能等效的原则,用更小更快的综合结果代替一些复杂的单元,并与指定的库映射生成新的网表,这是减小电路规模的一条必由之路。 布局布线。在PLD设计中,3-5步可以用PLD厂家提供的开发软件(如 Maxplus2)自动一次完成。 后仿真(时序仿真)需要利用在布局布线中获得的精确参数再次验证电路的时序。(ASCI设计中,这一步骤称为第二次Signoff)。 生产。布线和后仿真完成之后,就可以开始ASCI或PLD芯片的投产。同样,使
16、用Max+plusII基本上也是有以上几个步骤,但可简化为: 设计输入 设计编译 设计仿真 下载 1.3 设计目的(1) 学习使用EDA集成设计软件MxplussII,电路描述,综合,模拟过程;(2) 掌握使用EDA工具设计数字系统的设计思路和设计方法。体会使用EDA综合过程中电路设计方法和设计思路的不同。 (3) 掌握数字调制解调的方法和原理,极其具体实现过程,进一步掌握通信原理和移动通信中的关键技术QDPSK。第2章 QDPSK调制解调器设计的方案及原理2.1方案比较2.1.1方案一 用硬件电路实现适用于模拟、数字信号的调制解调系统。并且能够调制、解调出较好的波形,在调制部分用M序列发生器
17、产生调制信号,能实现对任何信号的调制。在解调部分采用同相正交环提取载波的方法能够准确的提取出载波信号,并且系统能挑出眼图,且滤波性能好,不会使信号失真过大。但实现比较困难,每个模块的设计比较烦琐,耗时、耗力任务繁重,不太适合课程设计的制作,由于任务书和时间的限定,所以不选择此方案。2.1.2方案二 用软件实现此次的QDPSK调制解调器的设计只是针对数字信号而言,数字信号的调制与解调比较简单,只需要利用EDA技术,采用原理图输入法结合QDPSK的调制解调原理框图,先进行计算机模拟仿真成功后,然后下载到开发板上对 QDPSK信号的进行了调制和解调进行测试。通常对QDPSK信号用相位比较法进行解调。
18、它利用延迟电路将前一双比特码元信号延迟一个码元的时间T 后,分别移相/ 4 和- / 4 ,再将它们分别作为上、下支路的相干载波. 另外它不需要采用码变换器,这是因为QDPSK信号的信息包含在前后码元相位差中,而此时的解调原理就是直接比较前后双比特码元的相位. 若不考虑噪声及信道畸变,则送入解调器的第k 个双比特码元的QDPSK信号为S k(t) = Msin (t +k) 。2.1.3 方案比较 方案一和方案二在理论上都是可行的。QDPSK调制与解调器用硬件实现比较复杂而且耗时、耗力不太适合课程设计的制作,由于课程设计任务重、时间短,所以不选择此方案,选择方案二容易实现。2.2 QDPSK调
19、制、解调原理2.2.1 QDPSK调制原理QDPSK又叫四相绝对相移调制,QDPSK利用载波的四种不同相位来表征数字信息。由于每一种载波相位代表两个比特信息,故每个四进制码元又被称为双比特码元。我们把组成双比特码元的前一信息比特用a代表,后一信息比特用b代表。双比特码元中两个信息比特ab通常是按格雷码排列的,它与载波相位的关系如表2-1双比特码元与载波相位关系所示,矢量关系如图2.2所示。图2.2(a)表示A方式时QDPSK信号矢量图,图2.2(b)表示B方式时QDPSK信号的矢量图。由于正弦和余弦的互补特性,对于载波相位的四种取值,在A方式中:45、135、225、315,则数据、通过处理后
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 毕业设计 论文 QDPSK 调制解调器 设计
链接地址:https://www.31ppt.com/p-3977021.html