第八章++可编程逻辑器件课件.ppt
《第八章++可编程逻辑器件课件.ppt》由会员分享,可在线阅读,更多相关《第八章++可编程逻辑器件课件.ppt(48页珍藏版)》请在三一办公上搜索。
1、第8章 可编程逻辑器件,可编程逻辑器件概述可编程逻辑器件可编程器件的分析与设计其它的可编程逻辑器件小结,一.可编程逻辑器件概述,大规模集成电路的分类和发展:通用型:如:存储器,微处理器,单片计算机等 专用型:ASIC(Application Specific Integrated Circuit)可编程逻辑器件分类:*按集成度分类*按结构分类*按编程工艺分类*按集成度和结构的复杂度分类可编程逻辑器件的一般开发步骤,可编程逻辑器件(PLD,Programmable Logic evice),一、PLD的基本特点数字集成电路从功能上有分为通用型、专用型两大类2.PLD的特点:是一种按通用器件来生产
2、,但逻辑功能是由用户通过对器件编程来设定的,数字系统,二、PLD的发展和分类 PROM是最早的PLDPAL 可编程逻辑阵列FPLA 现场可编程阵列逻辑GAL 通用阵列逻辑EPLD 可擦除的可编程逻辑器件FPGA 现场可编程门阵列ISP-PLD 在系统可编程的PLD,可编程逻辑器件概述_集成度,按集成度分类:*低密度可编程逻辑器件(LDPLD)单片密度1000门 一般采用:与或阵列,单一区块 8-16个左右的输入/输出引脚 芯片封装为20-28个引脚*高密度可编程逻辑器件(HDPLD)通常采用:与或阵列/查表 门阵列,多区块 36个以上的输入/输出引脚 芯片封装为44脚以上一般有:PROM,PL
3、A,PAL,GAL为低密度可编程逻辑器件 EPLD,CPLD,FPGA为高密度可编程逻辑器件(GAL22V10_集成度为500-700门_为分水岭),可编程逻辑器件概述_结构,按结构分类:*PROM,EPROM,EPROM*可编程逻辑阵列PLA与或阵列可编程*可编程阵列逻辑PAL与阵列可编程,输出具有多种结构*通用阵列逻辑GAL输出采用逻辑宏单元(OLMC)*可擦除可编程逻辑器件EPLD基本逻辑单元是宏单元.宏单元由可编程的与或阵列,可编程寄存器和可编程I/O组成*复杂可编程逻辑器件CPLD含可编程逻辑宏单元,可编程I/O单元,可编程的内部连线等*现场可编程门阵列FPGA含可编程逻辑功能块CL
4、B,可编程I/O模块IOB,可编程内部互连PI,可编程逻辑器件概述_编程工艺,按编程工艺分类*溶丝和反溶丝编程器件 溶丝_编程时在不需要连接处将溶丝溶断 反溶丝_在需要连接处加编程电压,逆溶丝又高阻抗变为 低阻抗,实现两点连接.*紫外线擦除的可编程器件 采用浮栅管:雪崩注入MOS管(FAMOS)叠栅注入MOS管(SIMOS)*电可擦除的可编程器件*SRAM编程方式的器件,可编程逻辑器件概述_集成度和结构复杂度,*简单可编程逻辑器件SPLD 小规模可编程ASIC 基本特点:可编程的与阵列,不可编程的或阵列 输出逻辑宏单元(OLMC),输入输出逻辑单元IOC(集成度 PALCE22V10 或 GA
5、L22V10的PLD)*复杂可编程逻辑器件CPLD 中规模可编程ASIC 基本特点:更大的与阵列和的或阵列 增加宏单元,触发器和布线资源 多位计数器,网络适配器,总线控制器等(集成度达2万等效的PLD门电路,寄存器达480个,宏单元320个)*现场可编程门阵列FPGA 复杂可编程ASIC 基本特点:可设计复杂算法的逻辑单元和信号处理单元 运算器,乘法器,数字滤波器,二维卷积器等,可编程逻辑器件的一般开发步骤,*设计输入*功能模拟*逻辑分割*布局和布线*时间模拟*写入下载数据,应用电子系统的硬件描述语言,把电子系统设计,仿真综合 和测试联系起来使用的硬件描述语言HDLVHDL/Verilog_H
6、DL/ABEL_HDL,对所设计的电路进行功能验证 各单元模块的输入输出的设置,使能端,悬空,驱动等,将复杂电路分解成若干子逻辑功能,将逻辑电路布置在与所选用的实际芯片相同的虚拟芯片上,对所设计的系统进行延迟特性和竞争冒险的测试,仿真测试后,选用在系统编程或编程器下栽数据到芯片中,二.可编程逻辑器件,可编程逻辑器件PLD(Programmable Logic vice):特点:(1)集成度高、高性能、高可靠度;(2)具有灵活的可编程可擦除性。可编程逻辑器件的组成和特点可编程逻辑器件的表示现场可编程逻辑阵列FPLA可编程逻辑器件(PAL)通用可编程逻辑阵列GAL,可编程逻辑器件的组成和特点,基本
7、结构:主要分类和结构特点:其中:*PROM可编程ROM*PLA可编程逻辑阵列*PAL可编程阵列逻辑*GAL通用阵列逻辑,返回,与阵列 或阵列,输入/输出电路,反馈及控制电路,可编程逻辑器件的一般表示,节点连接画法:门电路的简化表示:,返回,现场可编程逻辑阵列(FPLA),基本电路结构,返回,特点:可编程的与阵列+可编程的或阵列+三态输出缓冲器,FPLA的规格表示 输入变量 与阵列的输出 或阵列的输出带异或门的输出结构,FPLA中的带异或门的输出结构,带异或门的输出结构,返回,特点:XOR=0 Y输出与S同相 XOR=1 Y输出与S反相,可编程逻辑器件(PAL),基本电路结构PAL的几种输出结构
8、*专用输出结构*异步I/O输出结构*寄存器输出结构*带异或门的输出结构*运算选通输出结构,返回,可编程逻辑器件(PAL)的基本电路结构,结构图,返回,特点:可编程的与阵列;固定或阵列;互补的输入,PAL中的专用输出结构,专用输出结构,返回,特点:可编程的与阵列;具有互补输出,PAL中的异步I/O输出结构,异步I/O输出结构,返回,特点:可编程的输入、输出端 由三态缓冲器的使能端控制.可将输出作输入用。具有互补的反馈输入到与阵列,PAL中的寄存器输出结构,寄存器输出结构,返回,特点:含寄存器、输出缓冲器、具有互补的反馈输入 可组成各种时序逻辑电路,PAL中的带异或门的输出结构,带异或门的输出结构
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第八 可编程 逻辑 器件 课件

链接地址:https://www.31ppt.com/p-3950236.html