数字抢答器的设计及原理毕业设计.doc
《数字抢答器的设计及原理毕业设计.doc》由会员分享,可在线阅读,更多相关《数字抢答器的设计及原理毕业设计.doc(16页珍藏版)》请在三一办公上搜索。
1、数字抢答器的设计及原理摘 要随着计算机技术的高速发展,数字电路以其自身的特点,已广泛应用于各个领域.在知识竞赛中,特别是做抢答题目的时候,靠视觉是很难判断出哪组先抢答成功.本次设计的抢答器目的就是解决这些问题.整体的电路可以分为两部分:第一部分是抢答电路,第二部分是定时、报警电路.抢答器具有锁存与显示功能;定时、报警电路不仅可以对抢答及回答问题的时间进行定时,而且即使两组的抢答时间相差几微秒,也可分辨出哪组优先答题.整个电路按单元分可分为编码单元,锁存单元,加法器单元,设定抢答时间单元,和译码单元五个部分.本设计对各单元所需的元器件进行了详细的介绍,并附上了电路图,最终完成了设计目的.关键词:
2、抢答器;数字电路;定时;译码;锁存ABSTRACT With the rapid development of computer technology, digital circuit with its own characteristics has been widely used in various fields. and In the knowledge competition, especially when do vies to answer first subject, it is difficult to judge by visual out which section fi
3、rst vies to answer first success. The design of the purpose is vies to answer first to solve these problems. The whole circuit can be divided into two parts: the first part is vies to answer first circuit, the second part was the timing, alarm circuit. Vies to answer first instruments have lock to s
4、ave and display; Timing, alarm circuit can not only to vies to answer first and answer problem of time for timing, and even if the two groups of vies to answer first time is a few microseconds, also can distinguish which group of preferred the answer. The whole circuit as a unit points can be divide
5、d into coding units, lock CDS yuan, adder unit, set vies to answer first time unit, and decode unit of five parts. The design of each unit required components is introduced in detail, and attach the circuit diagram, eventually completed the design purpose. 意见Key words: Vies to answer first device; D
6、igital circuit; Timing; Decoding; Lock to save目 录1引言12设计任务目的及要求12.1设计目的12.2 设计要求13工作原理及设计方案23.1原理框图23.2 设计思路33.3 设计流程图33.4 设计方案44单元电路设计与实现54.1编码单元54.2锁存单元64.3加法器单元74.4设定抢答时间单元84.5译码单元94.6秒脉冲电路94.7报警电路105选用74系列芯片实现的理由:116实验工具117接线要求118改进设想及建议129实验结果1210 心得体会12参考文献13致谢141引言数字技术是当前发展最快的学科之一,随着当代社会的科学技术
7、的发展,数字微电子技术和半导体制造工艺的进步, 数字逻辑器件已从20世纪60年代的小规模集成电路(SSI)发展到目前的中、大规模集成电路(MSI,LSI)及超大规模集成电(VLSI),特别是用于数字电路或数字系统的可编程逻辑器件.目前数字电子技术已经广泛地应用于计算机、自动控制、电子测量仪表、电视、雷达、通信等各个领域.例如在现代测量技术中,数字测量仪表不仅比模拟测量仪表精度高,功能高,而且容易实现测量的自动化和智能化.随着集成技术的发展,尤其是中,大规模和超大规模集成电路的发展,数字电子技术的应用范围将会更广泛地渗透到国民经济的各个部门,并将产生越来越深刻的影响.特别是“信息高速公路”(In
8、formation Superhighway)时代.在许多比赛活动中,为了准确、公正、直观地判断出第一抢答者,通常设置一台数字电子抢答器,通过数显、灯光及音响等多种手段指示出第一抢答者,记分、犯规及奖励记录等多种功能.该设计就是针对上述各种要求设计出的供数名选手参赛使用的数字式竞赛抢答器.在此次课程设计中由于时间和条件的问题.我们应用我们所学的数字电路作为基础来设计一个以中小规模的组成的电子抢答器.抢答器主要用于选手做抢答题时,选手进行抢答,抢到题的选手来回答问题.抢答器不仅考验选手的反应速度同时也要求选手具备足够的知识面和一定的勇气.选手们都站在同一个起跑线上,体现了公平公正的原则.2设计任
9、务目的及要求2.1设计目的 通过课程设计,对数字逻辑的基本内容有进一步的了解,特别是时序逻辑电路的设计.能把学到的数字逻辑理论知识进行实践,操作.在提高动手能力的同时对常用的集成芯片有一定的了解,在电路设计方面有感性的认识.而且在进行电路设计的时候遇到问题,通过独立的思考有利于提高解决问题的能力.在经过课程设计后,更明白数字逻辑电路设计的一般方法,以及在遇到困难怎么排除问题.2.2 设计要求 我选择的课程任务是设计一个8位数字抢答器. 设计要求包括: 1. 抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0 S7表示. 2. 设置一个系统清除和抢答控制开关S,该开关由主持人控制. 3.
10、抢答器具有锁存与显示功能.即选手按动按钮,锁存相应的编号,并在优先抢答选手的编号一直保持到主持人将系统清除为止.4. 抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如,30秒).当主持人启动开始键后,定时器进行减计时. 5. 参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止. 6. 如果定时时间已到,无人抢答,本次抢答无效,系统通过一个指示灯报警并禁止抢答,定时显示器上显示00.3工作原理及设计方案抢答器是为竞赛参赛者答题时进行抢答而设计的一种优先判决器电路,竞赛者可以分为若干组,抢答时各组对主持人提出的问题要在
11、最短的时间内做出判断,并按下抢答按键回答问题.当第一个人按下按键后,则在显示器上显示该组的号码,同时电路将其他各组按键封锁,使其不起作用.回答完问题后,由主持人将所有按键恢复,重新开始下一轮抢答.抢答器具有定时抢答功能,且每次抢答的时间可以由主持人设定(如30秒).当主持人启动开始键后,定时器进行减计时. 参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止.如果定时时间已到,无人抢答,本次抢答无效,系统通过一个指示灯报警并禁止抢答,定时显示器上显示00.因此要完成抢答器的逻辑功能,该电路至少应包括输入开关、数字显示、判别组
12、控制以及组号锁存等部分.3.1原理框图 图1 原理框图3.2 设计思路 1. 抢答器供8名选手比赛,分别用8个按钮S0 S7表示.这个功能只需要通过管脚分配把按钮分配到实验版上的拨动开关SW0到SW7,让每个选手拨动开关后产生相应的信号就可以了.不同的选手拨动按钮发出信号通过74LS148编码器进行编码,编码后输出信号进行下一步的译码和锁存. 2. 设置一个系统清除和抢答控制开关S,该开关由主持人控制.在这里首先通过管脚分配把开关S分配到相应一个拨动开关,这个就是开关SW16.该开关联到相应的线路,这个线路通过与非门连接其他信号,从而达到清零的功能. 3. 抢答器具有锁存与显示功能.即选手按动
13、按钮,锁存相应的编号,并将优先抢答选手的编号一直保持到主持人将系统清除为止.74LS373具有锁存功能,可以在一个选手按下按钮后进行锁存,其他的选手不能再抢答.锁存相应的编号时,由于编码器编的是从0到7,如果0号选手抢答,与清零的时候可能造成混淆,所以要加上加法器,对编码器的0到7都加上1.加法器是用74LS83,这样在后面的74LS47译码器上就可以显示1到8的号码. 4. 抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如,30秒).当主持人启动开始键后,定时器进行减计时.74LS192具有减法功能,通过使用74LS192可以对设定的时间进行自减,只需要给定74LS192秒脉冲就可以
14、.同时74LS192结合74LS47可以对所设定的抢答时间和选手抢答的时间显示出来. 5. 参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止.选手进行抢答,通过编码器,锁存器,加法器,译码器等显示出来.当某个选手抢答有效,通过74LS148编码器的GSN端口连接到控制清零端的与非门就可以进行禁止其他选手的抢答,同时把该选手的号码显示在数码管上,同时通过74LS148编码器的GSN端口可以停止74LS192的脉冲,从而让脉冲停止,达到显示抢答时间的效果. 6. 如果定时时间已到,无人抢答,本次抢答无效,系统通过一个指示灯报
15、警并禁止抢答,定时显示器上显示00.当时间到的时候,减法器74LS192的十位的LDN端口发出一个高电平,在这个端口上连接上一个显示灯,作为报警用.同时减法器74LS192的十位的BON端口会发出一个低电平,可以连接到脉冲上,让脉冲停止,数码管上显示的是00.3.3 设计流程图图2 流程图3.4 设计方案整体的电路可以分为两部分,一个是抢答电路,第二部分是定时、报警电路.1 .抢答的部分:抢答器供8名选手比赛,分别用8个按钮S0 S7表示.通过管脚分配把按钮分配到实验版上的拨动开关SW0到SW7,让每个选手拨动开关后产生相应的信号.不同的选手拨动按钮发出信号通过74LS148编码器进行编码,编
16、码后输出信号进行下一步的译码和锁存.设置一个系统清除和抢答控制开关S,开关由主持人控制.通过管脚分配把开关S分配到相应一个拨动开关SW16.该开关联系到一个相应的线路,这个线路通过与非门连接其他信号,从而达到清零的功能.抢答器具有锁存与显示功能.即选手按动按钮,锁存相应的编号,并将优先抢答选手的编号一直保持到主持人将系统清除为止.74LS373具有锁存功能,可以在一个选手按下按钮后进行锁存,其他的选手不能在有选手抢答后再进行抢答.锁存相应的编号时,由于编码器编的是从0到7,如果0号选手抢答,与清零的时候可能造成混淆,所以要加上加法器,对编码器的0到7都加上1.加法器是使用74LS83,加1后在
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字抢答器的设计及原理 毕业设计 数字 抢答 设计 原理
链接地址:https://www.31ppt.com/p-3944192.html