八路抢答器设计仿真课程设计.doc
《八路抢答器设计仿真课程设计.doc》由会员分享,可在线阅读,更多相关《八路抢答器设计仿真课程设计.doc(23页珍藏版)》请在三一办公上搜索。
1、 课 程 设 计题 目八路抢答器设计控制电路学 院专 业班 级 姓 名指导教师课程设计任务书题 目: 八路抢答器设计控制电路初始条件:根据自己的设计题目内容,写出已知或者已经具备的条件要求完成的主要任务: (包括课程设计工作量及其技术要求,以及说明书撰写等具体要求)1. 完成本题目的理论设计,相关参数符号设计目的2. 对理论设计方案进行实物测试或仿真分析,并与理论结果进行对比3. 完成不少于20页的设计报告,详细说明理论设计过程以及测试/仿真分析结果时间安排:7.5: 理论设计7.67.7:安装调试或仿真7.8: 撰写报告7.9: 答辩指导教师签名: 系主任签名: 摘 要 74系列常用集成电路
2、设计的八路数显抢答器的电路主要由五部分组成:数字抢答电路、译码显示电路、可预置时间的定时电路、报警电路以及秒脉冲产生电路。其中数字抢答电路包括了编码电路和锁存电路,实现了对信号编码和锁存的功能,防止二次抢答的问题;译码显示电路能将抢答到的选手编号直观地显示出来;在定时电路中,主持人可通过时间预设开关预设供抢答的时间,且系统将完成自动倒计时;报警电路则起到声报警功能,当在规定的时间内无人抢答时,系统中的蜂鸣器将发出警报声,提示主持人本轮抢答无效,实现报警功能;秒脉冲产生电路用于为定时电路提供一个频率为1Hz的标准时钟信号。该抢答器不仅具有智能化的特点,同时采用数字式显示显得很直观,使得运用范围较
3、广且很方便。关键词:抢答器 编码 锁存Abstract74 series common integrated circuit design of the circuit responder eight-way digital consists mainly of five parts: the digital circuit, decoding display circuit vies to answer first, preset time timing circuit, alarm circuit and the second pulse circuits. Digital circuit
4、s including coding responder circuit and latch circuit, signal encoding and latch on the function, prevent secondary vies to answer first problem; Decode display circuit can be the contestant vies to answer first shown visually Numbers, In the timing circuits, host by default for the preset switch t
5、ime vies to answer first the time, and the system will be the countdown, Alarm circuit does sound alarm functions, when within the prescribed time no contest, the system will send alerts, buzzer this contest null and void, host alarm functions, Second pulse circuits for timing circuit provides a sta
6、ndard for 1Hz frequency clock signal. This contest is not only has the characteristics of intelligent digital display appear very intuitive by using a wider range, and very convenient.Keywords: vies to answer first editor coding latch目 录课程设计任务书- 1 -摘 要- 2 -Abstract- 3 -1原理电路的设计- 5 -1.1 基于单片机AT89S52的
7、抢答器硬件设计- 5 -1.1.1硬件部分设计原理- 5 -1.1.2 软件部分设计原理- 5 -1.1.3 优缺点- 5 -1.2基于FPGA的抢答器硬件设计- 5 -1.2.1设计原理- 5 -1.2.2优缺点- 6 -1.3 基于74系列集成电路的抢答器设计- 6 -1.3.1设计原理- 6 -1.3.2优缺点- 7 -1.4单元电路设计- 7 -1.4.1抢答电路设计- 7 -1.4.2定时电路设计- 8 -1.4.3报警电路设计- 9 -1.4.4时序控制电路设计- 9 -1.5整体电路设计及工作原理- 10 -1.6主要参数计算- 11 -2电路的仿真- 12 -2.1 抢答电路的
8、仿真- 12 -2.2 定时电路的仿真- 12 -2.3 脉冲发生电路的仿真- 13 -2.4 报警电路的仿真- 15 -3性能测试数据- 16 -3.1 抢答电路- 16 -3.2 定时电路- 16 -3.3 脉冲发生电路- 16 -3.4 报警电路- 16 -3.5 综合分析- 16 -4主要芯片参数- 17 -4.1 74LS192引脚排列及功能表- 17 -4.2 74LS279引脚排列- 17 -4.3 74LS48引脚排列及功能表- 17 -4.4 74LS148引脚排列及功能表- 18 -4.5 555定时器引脚排列- 19 -5心得体会- 20 -附录-元件清单- 22 -1原
9、理电路的设计1.1 基于单片机AT89S52的抢答器硬件设计1.1.1硬件部分设计原理AT89S52的各引脚功能情况为:P1口(P1.0P1.7)8个引脚,P1.7为最高位, P1.0为最低位。在AT89S52不带片外存储器时,P1口可作为通用I /O口使用, P1.0P1.7用于传送CPU的输入/输出数据。这时输出数据可以得到锁存,不需外接专用锁存器。输入数据可以得到缓冲,增加了数据输入的可靠性;P37引脚外接电阻、放大管以及扬声器;RST复位线,外接电容、电阻。使AT89S52处于复位工作状态;TXD:串行口数据发送;RXD:串行口数据接收;XMT1和XMT2外接石英晶体和微调电容,为片内
10、振荡电路输入线,用来连接AT89S52片内OSC的定时反馈网络;INT0/INT1:外部中断0 /1输入;T/C1、T/C0 :定时器/计数器I /O的外部输入。1.1.2 软件部分设计原理根据本文的电路求出要显示不同路数的数字所需的编码,将它们存在一个表中待用时取出。8路抢答输入信号由8个按键控制,程序一直判断是否有按键按下,若没有按键按下则循环判断;直到有按键按下后,立即把通过按键输入的信号储存起来然后对8路输入信号进行逐位扫描判断,最后根据扫描结果转入查表程序取数并通过数码管显示输出结果,同时发光二极管亮起,表示抢答成功。1.1.3 优缺点使用单片机设计抢答器,成本低,易控制,但硬件设计
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 八路 抢答 设计 仿真 课程设计
链接地址:https://www.31ppt.com/p-3935490.html