低功耗逐次逼近模数转换器的研究与设计论文.doc
《低功耗逐次逼近模数转换器的研究与设计论文.doc》由会员分享,可在线阅读,更多相关《低功耗逐次逼近模数转换器的研究与设计论文.doc(84页珍藏版)》请在三一办公上搜索。
1、低功耗逐次逼近模数转换器的研究与设计Study and Design of Low-power Successive Approximation Analog-to-digital Converter(申请清华大学工学硕士学位论文)培 养 单 位:电子工程系学 科:电子科学与技术研 究 生:指 导 教 师:两低功耗逐次逼近模数转换器的研究与设计孙彤毕业设计(论文)原创性声明和使用授权说明原创性声明本人郑重承诺:所呈交的毕业设计(论文),是我个人在指导教师的指导下进行的研究工作及取得的成果。尽我所知,除文中特别加以标注和致谢的地方外,不包含其他人或组织已经发表或公布过的研究成果,也不包含我为获得
2、 及其它教育机构的学位或学历而使用过的材料。对本研究提供过帮助和做出过贡献的个人或集体,均已在文中作了明确的说明并表示了谢意。作 者 签 名: 日 期: 指导教师签名: 日期: 使用授权说明本人完全了解 大学关于收集、保存、使用毕业设计(论文)的规定,即:按照学校要求提交毕业设计(论文)的印刷本和电子版本;学校有权保存毕业设计(论文)的印刷本和电子版,并提供目录检索与阅览服务;学校可以采用影印、缩印、数字化或其它复制手段保存论文;在不以赢利为目的前提下,学校可以公布论文的部分或全部内容。作者签名: 日 期: 摘 要逐次逼近模数转换器(ADC)具有中等转换精度和中等转换速度,采用CMOS工艺实现
3、可以保证较小的芯片面积和低功耗,而且易于实现多路转换,在精度、速度、功耗和成本方面具有综合优势,被广泛应用于工业控制、医疗仪器以及微处理器辅助模数转换接口等领域。论文工作设计了一个电源电压为2.5V,精度为12位,速度为500kS/s的低功耗逐次逼近ADC。电路采用单端轨到轨输入,并具有省电模式。研究工作主要分为三个部分:研究设计了一个分段电容式数模转换器(DAC),高端低端各6位,共有128个单位电容,减小了芯片面积,降低了动态功耗,而且高3位采用温度计编码,保证了DAC高位的单调性;分段电容阵列的版图采用共中心的对称布局,以提高电容的匹配精度。对多级结构比较器进行了研究设计。比较器由三级前
4、置放大器和一级锁存器组成,根据每级前置放大器的位置不同,对它们的增益、带宽、功耗进行了优化,每级前置放大器和模拟缓冲级电路的设计也减小了回程噪声的影响;比较器的设计应用了失调校准技术。仿真结果显示,该比较器可以有效消除10mV输入失调,能够在10MHz速度下分辨0.2mV输入电压,功耗只有600uW,达到了设计要求。对控制电路进行了研究设计。采用分模块设计方法,使用verilog-HDL描述、自动综合、布局布线生成,能够控制模拟部分完成逐次逼近过程,并可以根据片选信号时间长短控制芯片进入省电模式或者工作模式。论文工作在完成ADC电路设计仿真的基础上,完成了整个电路的物理版图设计、后仿真及芯片的
5、测试。该逐次逼近ADC采用UMC 0.18um混合信号CMOS工艺设计制造,芯片面积为1.4mm1mm。实测结果显示,在500kS/s下,其SNDR为63.13dB,即ENOB为10.5位,|DNL|小于2LSB,|INL|小于4LSB,功耗为1.2mW。关键词:逐次逼近 模数转换器 数模转换器 比较器AbstractSuccessive approximation analog-to-digital converters (ADCs) have medium resolution and medium speed, small chip area and low power consumpt
6、ion can also be achieved in CMOS process. Moreover, it is convenient to make multi-channel conversion. Due to their mixed advantages in resolution, speed, power and cost, successive approximation ADCs are widely applied in industry controlling, medical instruments, auxiliary analog-to-digital interf
7、aces of micro-processors and so on.A 2.5V, 12bit, 500kS/s low-power successive approximation ADC is designed in this thesis, which adopts single rail-to-rail input and has power-down mode.Study work can be categorized into 3 parts: A segmented capacitive digital-to- analog converter (DAC) is designe
8、d with 2 separated 6-bit arrays which consist of 128 unit capacitors in all, resulting in smaller chip area and lower dynamic power. Moreover, thermometer coding is applied to the top 3 bits, ensuring the DACs monotonicity. Common centroid geometry is introduced in the layout to improve matching pro
9、perty. A multi-stage comparator is designed, which is composed of 3 pre-amplifiers and a latch. Each pre-amplifier is optimized according to its position, the design of them and the analog buffer has already taken kickback noise into consideration. An offset cancellation technique is applied too. Si
10、mulation results show that, the proposed comparator can distinguish 0.2mV input with 10mV offset at 10MHz, while its power is 600uW. The control circuit is designed in several modules, which is described in verilog-HDL, synthesized, placed and routed automatically. This digital block coordinates ana
11、log circuits to finish the successive approximation, and switches the chip into power-down mode or work mode.After circuit design and simulation, the physical layout design, post-simulation and chip measurement are also finished. The proposed ADC is designed and fabricated in UMC 0.18um Mixed Mode C
12、MOS process, occupying 1.4mm1mm. Measurement results show that, its SNDR achieves 63.13dB at 500kS/s, thus ENOB is 10.5bit, and |DNL| is less than 2LSB, |INL| is less than 4LSB, with overall power only 1.2mW.Keywords: successive approximation ADC DAC comparator目 录第1章 引言11.1 选题背景及意义11.2 研究工作主要内容21.3
13、论文各部分主要内容3第2章 逐次逼近ADC概述42.1 逐次逼近ADC的工作原理42.2 逐次逼近ADC的典型结构52.2.1 电压定标型逐次逼近ADC52.2.2 电流定标型逐次逼近ADC72.2.3 电荷定标型逐次逼近ADC82.2.4 其他结构逐次逼近ADC132.3 逐次逼近ADC的研究现状13第3章 DAC的研究与设计153.1 DAC结构的选择153.2 分段电容DAC的工作原理153.3 分段电容DAC的电路设计173.4 分段电容DAC的版图设计213.4.1 电容匹配精度213.4.2 抑制干扰25第4章 比较器的研究与设计254.1 比较器的典型结构254.1.1 运放结构
14、比较器254.1.2 Latch比较器264.1.3 高速高精度比较器294.2 比较器的失调校准304.3 比较器的设计324.3.1 比较器结构的选择324.3.2 第一级运放的设计334.3.3 第二、三级运放的设计354.3.4 回程噪声的考虑384.3.5 比较器系统设计414.4 比较器的版图设计444.4.1 抑制干扰454.4.2 器件匹配46第5章 数字控制部分的设计475.1 POWER DOWN模块475.2 CLK模块485.3 TIMING模块485.4 REGISTER模块485.5 ENABLE模块495.6 DAC_DEC模块495.7 OUTPUT模块495.
15、8 上电模块49第6章 数模混合仿真526.1 数模混合仿真526.2 芯片版图54第7章 测试557.1 实际芯片557.2 测试平台567.3 测试过程607.3.1 静态指标测试607.3.2 动态指标测试647.3.3 功耗测量657.4 测试结果66第8章 总结与未来工作展望67参考文献68致谢与声明71个人简历、在学期间发表的学术论文与研究成果72第1章 引言1.1 选题背景及意义模数转换器(Analog-to-Digital Converter,ADC)将模拟信号转换成数字信号,是模拟系统与数字系统接口的关键部件,长期以来一直被广泛应用于雷达、通信、测控、医疗、仪表、图像和音频等
16、领域。数字信号处理技术和通信产业的迅猛发展,推动着ADC逐步向高速度、高精度和低功耗的方向发展。逐次逼近ADC与其他几种ADC在精度和速度方面的对比如图1.1所示。高速度ADC的典型结构是Flash型ADC,高精度ADC的典型结构是-型ADC,这两种结构分别在速度、精度方面具有绝对优势,在速度、精度两个垂直市场上得到了广泛应用。然而,在其他广阔的应用领域中,人们往往需要一种中等速度、中等精度、低功耗、低成本的ADC,逐次逼近ADC(Successive Approximation ADC)满足了这种需求,占据了广阔的水平市场。图1.1逐次逼近ADC与其他ADC在精度、速度方面的对比逐次逼近AD
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 功耗 逐次 逼近 转换器 研究 设计 论文
链接地址:https://www.31ppt.com/p-3935050.html