Cadence-后端实验系列16_全定制版图设计_Virtuoso课件.ppt
《Cadence-后端实验系列16_全定制版图设计_Virtuoso课件.ppt》由会员分享,可在线阅读,更多相关《Cadence-后端实验系列16_全定制版图设计_Virtuoso课件.ppt(43页珍藏版)》请在三一办公上搜索。
1、Cadence 后端实验系列16_全定制版图设计_Virtuoso,Date:2011年1月10号,全定制版图介绍,1,设计规则,2,contents,3,Virtuoso介绍及操作过程,4,上机演示,I,所谓全定制设计方法就是利用人机交互图形编辑系统,由版图设计人员设计版图中各个器件及器件间的连线。,一.全定制版图(full-custom),针对每个晶体管进行电路参数优化,以获得最佳的性能(包括速度和功耗)以及最小的芯片面积。基于晶体管级,适合于大批量生产的,要求集成度高、速度快、面积小、功耗低的通用型IC或是ASIC。,II,全定制的特点:,版图(Layout),版图是集成电路设计的最后阶
2、段产物,它将被直接交给芯片制造厂作为指导产电路的图案。版图中矩形的构形决定了电路的拓扑结构和元件的特征。生产过程中所需的掩模板上的图形来自版图。,掩膜图,掩膜上的图形决定着芯片上器件或连接物理层的尺寸。因此版图上的几何图形尺寸与芯片上物理层的尺寸直接相关。,二.设计规则,设计规则是如何向电路设计及版图设计工程师精确说明工艺线的加工能力,就是设计规则描述的内容。包括几何设计规则、电学设计规则、布线规则。不同的工艺,就有不同的设计规则。,版图设计规则:是指为了保证电路的功能和一定的成品率而提出的一组最小尺寸,如最小线宽、最小可开孔、线条之间的最小间距、最小套刻间距等。设计规则反映了性能和成品率之间
3、可能的最好的折衷。规则越保守,能工作的电路就越多(即成品率越高);然而,规则越富有进取性,则电路性能改进的可能性也越大,这种改进可能是以牺牲成品率为代价的。描述几何设计规则的方法:微米规则和规则。,1.版图几何设计规则,层次,把设计过程抽象成若干易于处理的概念性版图层次,这些层次代表线路转换成硅芯片时所必需的掩模图形。下面以某种N阱的硅栅工艺为例分别介绍层次的概念,NWELL硅栅的层次标示,N阱设计规则,P+、N+有源区设计规则,Poly层的设计规则,Contact层的设计规则,Metal层的设计规则,Pad层的设计规则,一个反相器部分设计规则,电学设计规则给出的是由具体的工艺参数抽象出的电学
4、参数,是电路与系统设计模拟的依据。不同的工艺线和工艺流程,电学参数有所不同。描述内容:晶体管模型参数、各层薄层电阻、层与层间的电容等。几何设计规则是图形编辑的依据,电学设计规则是分析计算的依据。,2.电学设计规则,电源线和地线应尽可能用金属线走线;多采用梳状结构,避免交叉。禁止在一条金属走线的长信号线下平行走过另一条用多晶硅或扩散区走线的长信号线。压焊点离芯片内部图形的距离不应少于20m。布线层选择,尽可能降低寄生效应。,3.布线规则,Virtuoso Layout Editor版图编辑大师 Cadence最精华的部分在哪里,Virtuoso Layout Editor,界面漂亮友好,功能强大
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Cadence 后端 实验 系列 16 定制 版图 设计 _Virtuoso 课件
链接地址:https://www.31ppt.com/p-3725821.html