数字频率计的设计与制作.docx
《数字频率计的设计与制作.docx》由会员分享,可在线阅读,更多相关《数字频率计的设计与制作.docx(32页珍藏版)》请在三一办公上搜索。
1、数字频率计的设计与制作 数字频率计的设计与制作 1 绪论 1.1 课题背景 数字频率计(DFM)是电子测量与仪表技术最基础的电子仪表类别之一, 数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器,而且它是数字电压表(DVM)必不可少的部件。当今数字频率计不仅是作为电压表、计算机、天线电广播通讯设备、工艺过程自动化装置。多种仪表仪器与家庭电器等许多电子产品中的数据信息输出显示器反映到人们眼帘。集成数字频率计由于所用元件少、投资少,体积小,功耗低,且可靠性高,功能强,易于设计和研发,使得它具有技术上的实用性和应用的广泛性。不论从我们用的彩色电视机、电冰箱,DVD,还有我们现在家
2、庭常用到的数字电压表数字万用表等等都包含有频率计。现在频率计已是向数字智能方向发展,即可以很精确的读数也精巧易于控制。数字频率计已是现在频率计发展的方向,它不仅可以很方便的读数,而且还可以使频率的测量范围和测量准确度上都比模拟先进.而且频率计的使用已是很多的方面,数字卫星、数字通讯等高科技的领域都有应用,今天数字频率计的发展已经不仅仅是一个小电子产品的发展也是整个民族乃至整个国家的发展,所以频率计的发展是一个整体的趋势。 而从民族产业上来说,我们在这种产业中还落后于西方发达国家,这将会关系到民族产业的兴衰。所以我们必须很重视当前的情况,学习发达国家的先进技术以发展本国的产业。 1.2 课题研究
3、的目的和意义 数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。随着人们文化生活水平的提高,加上现在中国国力的上升,人民在不断的追求高质量生活的同时大都在密切的关注着我们的民族产业的发展前景。而频率计的发展虽是一个极小部分但也可以反映出我国民族产业发展的现状。我国在很多的方面都已不在是过去那个很贫穷落后的国家,但是关系着我们国计民生的民族产业的发展却是不尽人意,不能不成为今天令人注目的焦点。 本论文主要讲述了数字频率计的小集成制作。用小集成块来实现所要测信号的频率的要求。正是因为数字频率计的应用是如此的广泛,才使得它的作用是如此的重要,所以更应该去关注和研究。 1.3 国
4、内外概况 我国的频率计其实不是落后发达国家太多的,我国在这个领域的发展是极其迅速的,现在的技术实际已是多年来见证。我国现阶段电子产品的市场特点,电子数字化发展很快。在我国和发达国家的发展情况是趋于一致的,数字频率计已经应用于高科技等产品上面,可以不无夸张的说没有不包含有频率计的电子产品。我国的CD、VCD、DVD和数字音响广播等新技术已开始大量进入市场;而在今天这些行业中都必须用到频率计。到今天频率计已开始并正在向智能、精细方向的发展。 国外的发展比我国要早,所以在这些行业中还领先于我们,我国还是缺少开发和研发的资金投入,很多的电子企业都不太乐意去花大量的时间、资金和精力去研究和开发,这也就使
5、得我国在这方面的人力和资金都不充足,也就无法于发达国家相比,不能够形成一个量产的效果。从而很多的企业没有竞争力,这也和我国其他的民族产业存在相同的情况,这也正是我国在高速发展后的今天很少有自己的民族品牌的原因,所以我国应该大力的支持自己的民族品牌,不仅仅是要在资金和人才的投入,还要有具体的实际行动并起到一定的保护作用。 1.4 课题的主要研究工作 1.4.1 数字频率计的设计概况 数字频率计的设计与制作是一种过程,并不仅是一种产品。它作为一种产品,可以大量生产,并且可用于许多装置中,就在今天的数字电压表和数字万用表中都有频率计的功能。一种规格即可满足的有场合的要求的设计,往往不能做到完全满足,
6、而且对许多用户来说其使用性能也极差。设计过程由许多零碎资料的收集过程的组成,就像拼图游戏里的零碎图片同时把它们拼装在一起,使得它们之间即不重叠也没有间隙。而作为一个设计者必须明白自己所要设计的是什么,是来实现一个什么样的功能,在设计过程中所要注意到的问题。 1.4.2 我的数字频率计的设计概况 数字频率计是一种用十进制数字显示被测信号频率的数字测量仪器.它的基本功能是测量正弦信号、方波信号、尖脉冲信号及其他各种单位时间内变化的物理量.本文粗略讲述了我在本次实习中的整个设计过程及收获。讲述了数字频率计的工作原理以及其各个组成部分,记述了我在整个设计过程中对各个部分的设计思路、对各部分电路设计方案
7、的选择、元器件的筛选、以及对它们的调试、对调试结果的分析,到最后得到实验结果的方方面面。本设计为一个数字频率计数器。各功能模块采用中小规模集成电路,该系统主要由输入整形电路、晶体振荡器、分频器及闸门控制电路、计数译码器显示电路等组成。本设计器能实现对输入幅度在50mv5V之间频率在1HZ10MHZ之间的方波或者正弦波信号进行频率计数,输出采用LED显示。为了维持LED的正确显示,故在数据显示前增加锁存器,其集成译码电路和译码器可大大提高电路的可扩展性。 2 电路的设计思路 2.1 系统方案选择 1 方案一 电路整体框架如图一所示。被测信号经过放大,整形电路将其转换成同频率的脉动信号,送入计数器
8、进行计数,闸门的一个输入信号是秒脉冲发出的标准脉冲信号,秒脉冲信号源含有个高稳定的石英振荡器和一个多级分频器共同决定,其时间是相当精确的,计数器显示电路采用七段共阴极LED数码管。 被测 信号 放 大 整 形 计 数 显 示 秒脉冲产生 闸门控制 电 源 图 2.1.1 方案一 框架图 2. 方案二: 本方案采用单片机程序处理输入信号并且将结果直接送往LED显示,为了提高系统的稳定性,输入信号前进行放大整形,在通过A/D转换器输入单片机系统,采用这种方法可大大提高测试频率的精度和灵活性,并且能极大的减少外部干扰,采用VDHL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部
9、分以外,其余全部在一片FPGA芯片上实现,整个系统非常精简,而且具有灵活的现场可更改性。但采用这种方案相对设计复杂度将会大大提高并且采用单片机系统成本也会大大提高。 图2.1.2 方案二 框架图 3. 方案三: 采用频率计专用模块,即大规模集成电路将计数器、锁存器、译码、位和段驱动,量程及小数点选择等电路集成在一块芯片中,该方案在技术上是可行的,可以简化电路的设计,当对于设计要求中的某些指标,采用专用模块来完成比较困难,即扩展极为不便。 图2.1.3 方案三 框架图 综合以上:第一种方案具有设计复杂度小、电路简洁、功能实用且成本低廉等特点,其稳定性较好基本能满足设计要求。方案二采用单片机处理能
10、较高要求,但成本提高且设计复杂。方案三采用专用频率计设计模块固然设计简单且稳定但系统可扩展性能较差。所以我采用第一种设计方案。在设计中,所有频段均采用直接测频法对信号频率进行测量,克服了逼近式换挡速度慢的缺点;采用了门控信号和被测信号对计数器的使能端进行双重控制,提高了测量的精确度;在运算单元采用了高速串行BCD码除法,不仅提高了运算速度,而且减小了资源消耗。如图为方案一的原理框图 图2.1.4 信号控制图 2.2 系统结构及基本设计原理 数字计数器的结构框图: 译码显示器 逻辑控制电路 IV 锁存器 V 计数器 闸门电路 I 时基电路 图2.2.1 结构框图 放大整形电路 VX 通常频率计是
11、由输入整形电路、时钟振荡器、分频器、量程选择开关、计数器、显示器组成。 所谓频率,就是周期性信号的在单位时间内变化的次数,若在一定时间间隔T内测得这个周期性信号的重复变化次数为N,则其频率可表示为: f=NT 上图是数字频率计的结构框图。被测信号VX经放大整形电路变成计数器所要求的脉冲信号I,其频率与被测信号的频率fx相同。时基电路提供标准时间基准信号II,其高电平持续的时间t1=1s,当1s信号来到时,闸门开通,被测脉冲信号通过闸门,计数器开始计数,直到1s信号结束时闸门关闭,停止计数。若在闸门时间1s内计数器计得的脉冲个数为N,则被测信号频率fx=NHz。逻辑控制电路的作用有两个:一是产生
12、锁存脉冲IV,使显示器上的数字稳定;二是产生清“0”脉冲V,使技术器每次测量从零开始计数。各信号之见的时序关系如图所示。 数字频率计广泛的用来测量交流电信号的频率、周期、频率比、时间间隔、累积计数等。它由输入通道、计数显示、时间基准和逻辑控制电路等四部分组成。输入通道:对输入信号的波形进行整形放大,使波形与幅值“标准化”,以适合于计数器的工作。 计数器:累计输入脉冲的个数,并将结果用十进制数字显示。 时间基准:对晶体振荡器产生的标准频率经过分频和倍频,产生一系列的闸门时间和时标信号。 逻辑控制电路:对仪表的有关部分进行逻辑控制,并自动地输入信号进行检测和显示。 在这个总的电路设计中包含有几个不
13、同功能的分电路,每个电路在本设计中都有着自己特有的功能,也只有这几个分电路组合在一起才使得整个的电路实现其所要达到的功能。所以还是先介绍一个每一个分电路的功能特点。 2.3 数字频率计的指标及要求 1 信号频率:1HZ-10MHZ 2 十进制数显示输出信号频率 3 输入信号电压范围:50mV-5V 4 信号波形种类: 正弦波和方波 5 根据技术指标,利用Protel设计出原理电路图、PCB板图、计算电路元件参数,并选择元器件。 6列出元件明细表 7 安装调试电路,使之达到技术指标要求 8 按照毕业论文要求,写出毕业论文 2.4 基本电路设计 2.4.1 时基电路 脉冲产生电路采用石英钟集成电路
14、产生,该集成电路内包含晶振、多级分频器、放大驱动电路等,其中采用晶振可以得到相对精度高,稳定度高的时基信号,分频器是由多级计数器完成,这样可得到标准的时基信号。两个引脚OUT1,OUT2交替输出窄脉冲信号,OUT1与OUT2输出脉冲时差1s,经VT1、VT2及与非门D1变换后,输出周期为1s的窄脉冲串。 图 2.4.1 时基信号波形图 时基电路的作用是产生一个标准时基信号(高电平持续时间为1s)由定时器555构成的多谐振荡器产生(当标准时间的精度要求较高时,应通过晶体振荡器分频获得).若振荡器的频率f=1(t1+t2)=0.8Hz,则振荡器的输出波形如图所示,其中t1=1s,t2=0.25s。
15、由公式t1=0.7(R1+R2)C和t2=0.7R2C,可计算出电阻R1,R2及电容C的值.若取电容C=10mf则 tR2=20.7C=35.7KW 取标称值36KW。 tR1=10.7C-R2=107KW 取标称值R1=47KW,RR=100KW。 555定时器是一种功能强大的模拟数字混合集成电路,应用十分广泛,它由TTL集成定时电路和CMOS集成定时电路,这二者功能完全相同,不同之处是:TTL集成定时电路的驱动能力比CMOS集成定时电路大。555集成定时器内部逻辑电路和外引线排列如下: Ucc85K电压控制 CO5阈值 TH6触发 TR5K2C25KSDC1RDQ-Q3输出 u04复位 R
16、D7放电 D1GND图 2.4.2 图 2.4.3 555集成定时器内部逻辑电路和外引线排列 1为低电平触发端。该端输入电压高于Ucc时,比较器C2输出为“1”,31当输入电压低于Ucc时,比较器C2输出为“0”。 3为输出端。输出为“1”时的电压比电源电压Ucc低2V左右。输出最大电流为200mA。 为复位端。在此端输入负脉冲可使触发器直接置“0”,正常工作时,应将它接“1”。 2为电压控制端。静态时,此端电位为Ucc。若在此端外加直流电3压,可改变分压器各点电位值。在没有其他外部联线时,应在该端与地之间接入0.01mF的电容,以防干扰引入比较器C1的同相端。 2为高电平触发端。该输入端电压
17、低于Ucc时,比较器C1输出为“1”,32当输入电压高于Ucc时,比较器C1输出为“0”。 3为放电端,当输出U0=“0”,即触发器Q= 1时,放电晶体管T导通,相当7端对地短接。当U0为“1”,即Q= 0,T截止,7端与地隔离。 和分别为电源端和接地端。CMOS555集成定时器的电源电压在4.5V18V范围内使用 表2.4.1 555集成定时器的功能表 RD 0 1 1 1 TH 大于2/3UCC 小于2/3UCC 小于2/3UCC TR 大于1/3UCC 小于1/3UCC 大于1/3UCC u0 0 0 1 保持 T 导通 导通 截止 保持 1. 用555集成定时器组成多谐振荡器的原理图及
18、工作波形如图2.4.4所示。 (a) 图2.4.4 555集成定时器构成的多谐振荡器 (a)多谐振荡器的原理图 多谐振荡器的工作波形 R1、R2、C为外部电阻和电容元件。由波形图可见,电路没有稳态,仅存21在两个暂稳态,电容C在Ucc和Ucc之间充电和放电。T1期间,电源通过R1、33R2向C充电,可求得T1=0.7(R1+R2)C。T2期间C通过R2经放电端放电,可求得T2=0.7R2C。 因此,多谐振荡器的振荡周期为:T=T1+T2=0.7(R1+2R2)C。 555电路要求R1与R2均应大于或等于1KW,但R1+R2应小于或等于3.3MW。 外部元件的稳定性决定了多谐振荡器的稳定性,55
19、5定时器配以少量的元件即可获得较高精度的振荡频率和具有较强的功率输出能力,因此这种形式的多谐振荡器应用很广。 2. 由555集成定时器组成单稳态触发器的原理图及工作波形如图2.4.5所示。 图2.4.5为由555集成定时器和外接定时元件R、C构成的单稳态触发器。稳态时555电路输入端处于电源电平,内部放电开关管T导通,输出端输出低电平,当有一个外部负脉冲触发信号经C2加到2端,并使2端电位瞬时低于13Ucc,UC低电平比较器动作,输出U0为高电平,开始一个暂态过程,电容C开始充电,按指数规律增长。当UC充电到23UCC时,高电平比较器动作,比较器C1翻转,输出U0从高电平返回低电平,放电开关管
20、T重新导通,电容C上的电荷很快经放电开关管放电,暂态结束,恢复稳态,为下个触发脉冲的来到作好准备。波形图如图3.4(b)所示。 图2.4.5 555集成定时器构成单稳态触发器 单稳态触发器的电路图 单稳态触发器工作波形 暂稳态的持续时间TR决定于外接元件R、C的大小。 T0=1.1RC 通过改变R、C的大小,可延时时间在几个微秒到几十分钟之间变化。当这种单稳态电路作为计时器时,可直接驱动小型继电器,并可以使用复位端接地的方法来中止暂态,重新计时。此外尚须用一个续流二极管与继电器线圈并接,以防继电器线圈反电势损坏内部功率管。 由555 定时器,分级分频系统及门控制电路得到具有固定宽度T的方波脉冲
21、做门控制信号,时间基准T称为闸门时间.宽度为T的方波脉冲控制闸门的一个输入端B。被测信号频率为fx,周期Tx到闸门另一输入端A。当门控制电路的信号到来后,闸门开启,周期为Tx的信号脉冲和周期为T的门控制信号结束时过闸门,于输出端C产生脉冲信号到计数器,计数器开始工作,直到门控信号结束,闸门关闭。单稳1的暂态送入锁存器的使能端,锁存器将计数结果锁存,计数器停止计数并被单稳2暂态清零 。(简单地说就是:在时基电路脉冲的上升沿到来时闸门开启,计数器开始计数,在同一脉冲的下降沿到来时,闸门关闭,计数器停止计数。同时,锁存器产生一个锁存信号输送到锁存器的使能端将结果锁存,并把锁存结果输送到译码器来控制七
22、段显示器,这样就可以得到被测信号的数字显示的频率。而在锁存信号的下降沿到来时逻辑控制电路产生一个清零信号将计数器清零,为下一次测量做准备,实现了可重复使用,避免两次测量结果相加使结果产生错误。) 2.4.2 放大整形电路 在微弱信号的检测中,由于有用信号极其微弱,其量级通常非常低,会被强大的噪声所淹没,因此要设计这样的放大电路,应采用合理的屏蔽和接地技术,以最大限度地降低外部干扰、耦合等噪声。 在本系统,放大电路和红外光电管被共同放置在金属盒中,金属盒对整个放大电路来说相当于一个屏蔽罩,从而起到了屏蔽作用。在电路连接中应该注意以下两点:第一,导线屏蔽层应在信号接地处与零信号参考电位点相连。这样
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字频率计 设计 制作
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-3559166.html