数字电路课程设计报告简易数字电容测试仪.docx
《数字电路课程设计报告简易数字电容测试仪.docx》由会员分享,可在线阅读,更多相关《数字电路课程设计报告简易数字电容测试仪.docx(22页珍藏版)》请在三一办公上搜索。
1、数字电路课程设计报告简易数字电容测试仪数 电 课 程 设 计 报 告 题 目 简易数字式电容测试仪 简易数字电容C测量仪 前言 电子制作中需要用到各种各样的电容器,它们在电路中分别起着不同的作用。与电阻器相似,通常简称其为电容,用字母C表示。顾名思义,电容器就是“储存电荷的容器”。尽管电容器品种繁多,但它们的基本结构和原理是相同的。两片相距很近的金属中间被某物质所隔开,就构成了电容器。两片金属称为的极板,中间的物质叫做介质。电容器也分为容量固定的与容量可变的。但常见的是固定容量的电容,最多见的是电解电容和瓷片电容。 不同的电容器储存电荷的能力也不相同。规定把电容器外加1伏特直流电压时所储存的电
2、荷量称为该电容器的电容量。电容的基本单位为法拉。但实际上,法拉是一个很不常用的单位,因为电容器的容量往往比1法拉小得多,常用微法、纳法、皮法等,它们的关系是:1法拉= 1000000微法 1微法= 1000纳法= 1000000皮法。 电容器在电子线路中得到广泛的应用,它的容量大小对电路的性能有重要的影响,本课题就是用数字显示方式对电容进行测量。 本设计报告共分三章。第一章介绍系统设计;第二章介绍主要电路及其分析;第三章为总结部分。 摘要:由于单稳态触发器的输出脉宽tW与电容C成正比,把电容C转换成宽度为tW的矩形脉冲,然后将其作为闸门信号控制计数器计标准频率脉冲的个数,并送锁存-译码-显示系
3、统就可以得到电容量的数据。 关键词: 闸门信号 标准频率脉冲 目 录 第一章 系统设计 2 一、设计目的 2 二、设计内容要求 2 三、设计技术指标 2 四、方案比较 2 五、方案论证 3 1、 总体思路 3 2、 设计方案 3 第二章 主要电路设计与说明 4 一、芯片简介 4 1、555定时器 4 2、单稳态触发器74121 4 3、4位二进制加法计数器47161 5 4、4位集成寄存器74 LSl75芯片 6 5、七段译码器74LS47-BCD 芯片 7 二、总电路图及分析 7 1、总图 7 2、参数选择及仪表调试 9 3、产品使用说明 9 4、以测待测电容Cx的电容量为例说明电路工作过程
4、及测容原理 9 三、各单元电路的设计与分析 9 1、基准脉冲发生器 9 2、启动脉冲发生器 10 3、Cx转化为Tw宽度的矩形脉冲 10 4、计数器 10 5、寄存译码显示系统 10 第三章 总结 11 参考文献 11 附 录 11 附录1 元器件清单 11 附录2 用集成元件代分立元件电路 12 评 语 13 第一章 系统设计 一、设计目的 1 掌握电容数字测量仪的设计、组装与调试方法。 2 熟悉相应的中大规模集成电路的使用方法,并掌握其工作原理。 二、设计内容要求 1 设计电容数字测量仪电路。 2 组装、调试电容数字测量仪单元电路和整机系统。 3 画出电容数字测量仪的电路图,写出设计报告。
5、 三、设计技术指标 1 测量电容容量范围为100pF100F。 2 应设计3个以上的测量量程。 3 用四位数码管显示测量结果。 4 用红、绿色发光二极管表示单位。 四、方案比较 目前,测量电子元件集中参数R、L、C的仪表种类较多,方法也各不相同,这些方法都有其优缺点。 方案一:像测量R一样,测量电容C的最典型的方法是电桥法,如图1所示。只是电容C要用交流电桥测量。电桥的平衡条件为 Z1Znej(j1+jn)=Z2Zxej(j2+jx)图1 通过调节阻抗Z1、Z2使电桥平衡,这时电表读数为零。根据平衡条件以及一些已知的电路参数就可以求出被测参数。用这种测量方法,参数的值还可以通过联立方程求解,调
6、节电阻值一般只能手动,电桥的平衡判别亦难用简单电路实现。这样,电桥法不易实现自动测量。 方案二:把电容量通过电路转换成电压量,然后把电压量经模数转换器转换成数字量进行显示。可由555集成定时器构成单稳态触发器、多谐振荡器等电路,当稳态触发器输出电压的脉宽为:tw=RCln31.1RC。从式可以看到,当R固定时,改变电容C则输出脉宽tW跟着改变,由tW的宽度就可求出电容的大小。把单稳态触发器的输出电压V0取平均值,由于电容量的不同,tW的宽度也不同,则V0的平均值也不同,由V0的平均值大小可得到电容C的大小。如果把平均值送到位A/D 转换器,经显示器显示的数据就是电容量的大小。 方案三:用阻抗法
7、测R、L、C有两种实现方法:用恒流源供电,然后测元件电压;用恒压源供电,然后测元件电流。由于很难实现理想的恒流源和恒压源,所以它们适用的测量范围很窄。 方案四:万用表是用谐振法来测量C值如图2。它可以在工作频率上进行测量,使测量的条件更接近使用情况。但是,这种测量方法要求频率连续可调,直至谐振。因此它对振荡器的要求较高,另外,和电桥法一样,调节和平衡判别很难实现智能化。 图2 方案五:标准频率比较法。很多仪表都是把较难测量的物理量转变成精度较高且较容易测量的物理量。基于此思想,我们把电容C转换成频率信号f, 转换的原理是555震荡器的震荡周期T=0.639(Ra+Rb)C, 周期T与电容的电容
8、量C成正比,通过闸门控制电路控制计数器,对闸门内的脉冲进行计数,并由LED数码管显示出电容量。其原理框图如图3 图3 方案六:相对于方案五,我们把电容C转换成宽度为Tw的矩形脉冲,然后将其作为闸门信号控制计数器计数,计数后再运算求出C的值,并送显示,转换的原理是由于单稳态触发器的输出脉宽tW与电容C成正比,可利用数字频率计的知识,把此脉冲作闸门时间和标准频率脉冲相“与”,得到计数脉冲,该计数脉冲送计数-锁存-译码显示系统就可以得到电容量的数据。其实,这种转换就是把模拟量近似地转化为数字量,频率f是数字电路很容易处理的数字量,这种数字化处理一方面便于使仪表实现智能化,另一方面也避免了由指针读数引
9、起的误差。因此本次设计我们采用此方案。 五、方案论证 设计思路 本设计中用555震荡器产生一定周期的矩形脉冲作为计数器的CP脉冲,也就是标准频率。同时把待测电容C转换成宽度为tw的矩形脉冲,转换的原理是单稳态触发器的输出脉宽tW与电容C成正比。用这个宽度的矩形脉冲作为闸门信号控制计数器计数,合理处理计数系统电路,可以使计数器的计数值即为被测电容的容值。或者把此脉冲作闸门时间和标准频率脉冲相“与”,得到计数脉冲,该计数脉冲送计数-锁存-译码显示系统就可以得到电容量的数据。外部旋纽控制量程的选择,用计数器控制电路控制总量程,如果超过电容计量程,则报警并清零。 设计方案 该方案的总体方框图如图4所示
10、。 第二章 主要电路设计与说明 一、芯片简介 1、555定时器 如图5为555等效功能框图中包含两个COMS电压比较器A和B,一个RS触发器,一个反相器,一个P沟道MOS场效应管构成的放电开关SW,三个阻值相等的分压电阻网络,以及输出缓冲级。三个电阻组成的分压网络为上比较器A和下比较器B分别提供2Vcc/3和1Vcc/3的偏置电压。 图5 555等效功能框图 定时器的功能主要取决于比较器,比较器A、B的输出控制着RS触发器和三级管sw的状态,4号管脚(Rd)为复位端.当Rd=0时,输出Uo=0,sw管饱和导通.此时其他输入端状态对电路清0状态无影响。正常工作时,应将Rd接高电平。 像上面所说的
11、那样, 当控制电压输入端5脚悬空时,比较器A、B的基准电压分别为2Ucc/3,和Ucc/3。如果5脚ui外接固定电压,则比较器A、B的基准电压为Ui和Ui/2。 由图5可知,若5脚悬空,当ui62Ucc/3,ui2Ucc/3时,比较器A、B分别输出高电平和低电平,即R=1,S=0,使基本RS触发器置1,放电三极管截止,输出u0=1。 当ui63Ucc时,比较器C1输出低电平,比较器C2输出高电平,即R=1,S=1。 RS触发器维持原状态,使u0输出保持不变。 当ui62Ucc/3,ui22Ucc/3 2Ucc/3 Ucc/3 Ucc/3 Ucc/3 U0 0 0 不变 1 T状态 导通 导通
12、不变 截止 图6 74121的逻辑图及管脚图 如图6为TTL集成器件单稳态触发器74121的逻辑图及管脚图。74121由触发信号控制电路、微分型单稳态触发器、输出缓冲电路三部分组成。将具有迟滞特性的非门G6与G5门合起来看成是一个与或非门,它与G7门及外接电阻Rext(或Rint)、电容Cext即组成微分型单稳态触发器,其电路工作原理与单稳态触发器基本相同。电路只有一个稳态Q=0,Q=1。当图中a点有正脉冲触发时,电路进入暂稳Q=1,Q=0。Q为低电平后使触发信号控制电路中RS触发器的G2门输出低电平,将G4门封锁,这样即使有触发信号输入,在a点也不会产生微分型单稳态触发器的触发信号,只有等电
13、路返回稳态后,电路才会在输入触发信号作用下被再次触发,根据上述分析,电路属于不可重复触发单稳态触发器。 .触发方式。74121集成单稳态触发器有3个触发输入端,由触发信号控制电路分析可知在下述情况下,电路可由稳态翻转到暂稳态。其功能表如表2所示。 表2 74121功能表 若B为高电平,A1、A2中的一个为高电平,输入中有一个或两个产生由1到0的负跳变。 若A1、A2两个输入中有一个或两个为低电平,B 发生由0到1的正跳变。 定时。单稳态电路的定时取决于定时电阻和定时电容的数值。74121的定时电容连接在芯片的10、11引脚之间。若输出脉宽较宽,而采用电解电容时,电容C 的正极连接在Cext输出
14、端。对于定时电阻,使用者可以有两种选择: 采用内部定时电阻,此时将9号引脚接至电源VCC。 采用外接定时电阻,此时9脚应悬空,电阻接在11、14脚之间。74121的输出脉冲宽度tW0.7RC。 通常R的数值取在230k之间,C 的数值取在10pF10F之间,得到的取值范围可达到20ns200ms。 该式中的R可以是外接电阻Rext,也可以是芯片内部电阻Rint(约2k),如希望得到较宽的输出脉冲,一般使用外接电阻。 3、4位二进制同步加法计数器74161芯片介绍 74161是集成TTL四位二进制加法计数器,其符号和管脚分布分别如图7和所示,表3是74161功能表。 Q0Q1Q2Q3 CO CT
15、T CTP 74161 LD RD CP D0D1D2D3 图7 集成4位二进计数器74LS161符号图管脚图 表3 74161的功能表 清零 RD 0 1 1 1 1 预置 LD 0 1 1 1 使能 EP ET 0 0 1 1 时钟 CP 预置数据输入 D3 D2 D1 D0 d3 d2 d1 d0 CR CP D0 D1 D2 D3 CTP GND 1 16 74161 8 9 VCC CO Q0 Q1 Q2 Q3 CTT LD 输出 Q3 Q2 Q1 Q0 0 0 0 0 d3 d2 d1 d0 保 持 保 持 计 数 工作模式 异步清零 同步置数 数据保持 数据保持 加法计数 由表可
16、知,74161具有以下功能: 异步清零。当RD0时,不管其他输入端的状态如何,不论有无时钟脉冲CP,计数器输出将被直接置零,称为异步清零。 同步并行预置数。当RD1、LD0时,在输入时钟脉冲CP上升沿的作用下,并行输入端的数据d3d2d1d0被置入计数器的输出端,即Q3Q2QlQ0d3d2d1d0。由于这个操作要与CP上升沿同步,所以称为同步预置数。 计数。当RDLDEPET1时,在CP端输入计数脉冲,计数器进行二进制加法计数。 保持。当RDLD1,且EPET0,即两个使能端中有0时,则计数器保持原来的状态不变。这时,如EP0、ET1,则进位输出信号RCO保持不变;如ET0则不管EP状态如何,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 课程设计 报告 简易 数字 电容 测试仪
链接地址:https://www.31ppt.com/p-3559033.html